- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
课程设计报告
无线数据传输系统设计
2016 年 1 月 11 日
无线数据传输系统设计
摘 要
本次课程设计主要任务是设计并实现无线数据传输系统,了解无线数据传输 涉及到的基本设计与实现方法。
关键词:
一.项目的意义与目的
随着科技、接入技术、软件应用的发展,以及应用设备性能的不断提高、高数据速率低成本访问的实现,对运营商和消费者来说,无线数据传输的新产品、新技术将会更具吸引力。据专业人士分析,在近五年内,无线数据将呈现持续增长的态势,为那些有能力回应市场需求,以及有实力把新服务、新产品以光速推向市场的运营商们提供了企业创收和占领市场的契机。
到目前为止无线数据传输已经广泛地运用在车辆监控、遥控、遥测、小型无线网络、无线抄表、门禁系统、小区传呼、工业数据采集系统、无线标签、身份识别、非接触RF智能卡、小型无线数据终端、安全防火系统、无线遥控系统、生物信号采集、水文气象监控、机器人控制、无线232数据通信、无线485/422数据通信、数字音频及数字图像传输等领域中。
二.设计要求和指标
根据需求,论证出系统的总体指标完成无线数据传输系统,包括无线收发机模块、数据传输协议模块、数 据传输界面模块。
无线收发机模块
该系统的工作频率范围为 88-108MHz
收发机使用分立器件,调频方式,面包板实现,
数据传输协议模块
数据传输协议使用 CRC16 校验,面向字符的组帧协议,SLIP 串 行通信协议等
式 ARQ 差错控制协议。
传输协议和串口控制用 arm cortex-m0 微处理器完成。
数据传输界面模块
通过 UART 口与计算机相连。
使用 C 编写传输收发界面。
三.方案设计和论证
基于S9018的调频发射电路和 接收电路,接收电路的音频放大电路采用 LM386,采用STM32F030对接收信号进行采样-滤波- 匹配滤波-同步-帧同步-解校验-串口发送 等操作,采用STM32F030对串口接收来的数据进行加校 验-组帧-加扩展头-发送等操作,在PC机上实现基于串口的数据接收和发送界面 及功能。
四.电路原理设计LM386原理介绍
LM386内部电路原理图如图所示。与通用型集成运放相类似,它是一个三级放大电路。第一级为差分放大电路,T1和T3、T2和T4分别构成复合管,作为差分放大电路的放大管;T5和T6组成镜像电流源作为T1和T2的有源负载;T3和T4信号从管的基极输入,从T2管的集电极输出,为双端输入单端输
出差分电路。使用镜像电流源作为差分放大电路有源负载,可使单端输出电路的增益近似等于双端输出电容的增益。
第二级为共射放大电路,T7为放大管,恒流源作有源负载,以增大放大倍数。
第三级中的T8和T9管复合成PNP型管,与NPN型管T10构成准互补输出级。二极管D1和D2为输出级提供合适的偏置电压,可以消除交越失真。
引脚2为反相输入端,引脚3为同相输入端。电路由单电源供电,故为OTL电路。输出端(引脚5)应外接输出电容后再接负载。
电阻R7从输出端连接到T2的发射极,形成反馈通路,并与R5和R6构成反馈网络,从而引入了深度电压串联负反馈,使整个电路具有稳定的电压增益。
LM386引脚图
STM320F030
● 二个主模块 :
–Cortex-M0 内核及先进高性能总线 (AHB bus)
– 通用 DMA ( GP-DMA -- general-purpose DMA)
● 四个从模块 :
– 内部 SRAM
– 内部闪存存储器
– AHB 到 APB 的桥 , 所有的外设都挂在 APB 总线上
– 专门用于连接 GPIO 口的 AHB2 内部由一个多层 AHB 互联的系统总线结构图如下图所示:
系统部线
此总线连接 Cortex-M0 内核的系统总线到总线矩阵,总线矩阵来协调内核和 DMA 间的总线访问控制。
DMA总线 此总线将 DMA的AHB 主控接口与总线矩阵相联,总线矩阵协调 CPU 和 DMA 到 SRAM、闪存和外设的访问控制。
总线矩阵 (BusMatrix) 总线矩阵管理着内核系统总线与 DMA 总线的访问仲裁,总线矩阵由 2 个主模块总线 (CPU AHB、系统总线、DMA总线)及四个从模块总线(FLIFT、SRAM、AHB2GPIO和AHB2APB桥) 组成。 AHB 外设通过总线矩阵与系统总线相连,充许 DMA 访问。
AHB 到 APB 桥AHB 到APB桥在 AHB 与 APB 总线间提供同步连接。 有关连接到桥的不同外设的地址映射请参考
文档评论(0)