《03构造体的三种描述方式.pptVIP

  • 1
  • 0
  • 约5.68千字
  • 约 18页
  • 2016-12-30 发布于北京
  • 举报
大规模数字集成电路设计 第三章 构造体的三种描述方式 本章要点 进一步认识构造体在VHDL中的作用。 构造体的三种描述方式: 行为描述 RTL描述 结构描述 深入理解三种描述各自的特点。 3.1综合(Synthesis) 逻辑综合(Logic Synthesis),是EDA设计一个重要内容,它是一个把高层次的与工艺无关的描述转换为一个低层次的与特定工艺相关的逻辑电路的过程。 3.2 VHDL 构造体的描述方式 行为( Behavioral)描述方式 (一般不可综合) 寄存器传输(RTL)或数据流 (Data-Flow)描述方式(可综合) 结构化(Structural)描述方式 (可综合) 多层次的设计 直接用门电路单元搭建 3.2.1 行为(Behavioral)描述方式 基于系统数学模型或系统工作原理 抽象程度高,不一定能进行逻辑综合 在复杂的或新的电子系统设计中,作为验证设计思想的有效手段 3.2.1 行为(Behavioral)描述方式 【例3-1】一个五端口电路如图3-2所示。我们希望它具有如表3-1所示的功能,问如何通过行为级描述来得到它的输入输出波形。 x

文档评论(0)

1亿VIP精品文档

相关文档