EDA与数字系统设计第2版李国丽等编著CH3ch3-5课件教学.pptVIP

  • 3
  • 0
  • 约1.42千字
  • 约 29页
  • 2017-01-02 发布于未知
  • 举报

EDA与数字系统设计第2版李国丽等编著CH3ch3-5课件教学.ppt

第三章 Verilog HDL硬件描述语言 3.1 Verilog HDL概述 3.2 Verilog HDL语言要素 3.3 Verilog HDL基本语句 3.4 Verilog HDL门元件和结构描述 3.5 仿真验证 3.6 可综合性描述 3.7 设计实例 3.5 仿真验证(Simulation) 仿真是电路设计中用来对设计者的硬件描述和设计结果进行调试(Debug)、验证(Verification)的方法之一。 当设计者采用HDL描述设计了一个硬件电路后,需要验证其正确性。采用自顶向下的设计方法时,从系统级、行为级、RTL(Register Transfer Level)到门级,每个层次的设计结果都需要仿真,确保设计中的错误尽早发现及时解决,以缩短设计周期。 3.5 仿真验证(Simulation) 测试文件是一个没有输入和输出的顶层模块。一个测试文件包括被测模块的映射,以及通过initial行为描述施加的测试向量,仿真结果的显示或输出,以及辅助模块的映射和各种必须环境的建立。典型的测试文件形式为: module module_name; //数据类型声明 //被测模块的映射 //施加测试向量 //显示仿真结果 endmodule 例 同步计数器的verilog HDL描述 module counter(clk,en,clr,result); input

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档