[分析与设计数字电路的工具.pptVIP

  • 2
  • 0
  • 约2.39万字
  • 约 55页
  • 2017-01-05 发布于北京
  • 举报
[分析与设计数字电路的工具

第二章 分析与设计数字电路的工具 2.1 逻辑代数 公式的证明方法: 二、逻辑代数的基本规则 3 .反演规则 三、逻辑函数的代数化简法 2.2 卡诺图化简法 二、卡诺图及其逻辑函数的卡诺图表示法 卡诺图的结构 3.用卡诺图表示逻辑函数 (2)从逻辑表达式到卡诺图 三、卡诺图化简法 2.用卡诺图合并最小项的原则(画圈的原则) 4.卡诺图化简逻辑函数的另一种方法——圈0法 四、具有无关项的逻辑函数的化简 2.具有无关项的逻辑函数的化简 本章小结 2.3 VHDL硬件描述语言基础 VHDL (Very-High-Speed Integrated Circuit HardwareDescription Language) 是目前最流行的硬件描述语言之一。它诞生于1982年,已成为IEEEStd_1076标准。许多公司的EDA设计工具都提供了对VHDL的支持,因此它得到了广泛的应用。 VHDL有以下几个主要特点: (1)具有很强的电路描述和建模能力,能从多个层次对数字系统进行建模和描述,从而大大简化了硬件设计任务,提高了设计效率和可靠性。 (2)编程与工艺无关。设计者可以专心致力于其功能的实现,而不需要对不影响功能的与工艺有关的因素花费过多的时间和精力。 (3)语言标准、规范,易于共享。设计技术齐全、方法灵活、支持广泛。 Evaluation only. C

文档评论(0)

1亿VIP精品文档

相关文档