EDAII设计全解
EDA设计Ⅱ
--多功能数字钟设计
姓名:
学号:
院系:电子工程与光电技术学院
专业:电子信息工程
指导老师:谭雪琴
2015年11月
摘要
本实验综合运用数字逻辑电路知识,借助QuartusⅡ软件对多功能数字钟系统进行设计、仿真和调试,并将工程下载到SmartSOPC实验箱进行验证和完善。该数字钟系统不仅具有24小时计时、保持、清零、快速校时、快速校分、整点报时等基本功能,还具有闹钟的拓展功能。系统按照自顶向下及模块设计思想,独立设计出各功能电路,然后进行封装和整合,最终得到性能完齐全,集中于一个整体的数字钟系统。
关键字 :Quartus 数字钟 多功能 仿真
Abstract
This experiment is based on fundamental digital knowledge.The aim of it is to design a digital clock based on Quartus software,and then download into experiment board to validate the correction of the system.
The designed clock has basic functions including 24-hours time-counting,hour-correcting,minute-correcting,reset,time-holding,sharp-hour time-telling.In addition,the clock is added an extra function-- alarm ,which makes this digital clock more fully functional.
目录
设计要求……………………………………4
方案论证……………………………………4
2.1 多功能电子数字钟整体设计方案…………………..4
2.2多功能电子数字钟整体电路………………………...6
基础功能模块设计…………………………6
3.1分频电路模块………………………………………... 6
3.2计时电路模块…………………………………………10
3.2.1秒部计时…………………………………………10
3.2.2分部计时…………………………………………11
3.2.3时部计时………………………………………....13
3.2.4整合电路…………………………………………14
3.3控制电路模块………………………………………….15
3.3.1消颤………………………………………………15
3.3.2快速较分,校时…………………………………16
3.3.3保持………………………………………………17
3.3.4清零………………………………………………18
3.4整点报时电路模块…………………………………….18
3.5译码显示电路模块…………………………………….19
附加功能设计………………………………..20
4.1周历功能………………………………………………..20
4.2闹钟功能………………………………………………..21
调试编译,管脚分配及编程下载…………..24
4.1调试编译…………………………….……………….…24
4.2管脚分配…………………………….………………….24
4.3编程下载………………………………………………..25
实验总结与感想……………………………..25
参考文献……………………………………..26
一.设计要求
1、要求简介
设计一个数字计时器,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时和校分及整点报时等功能。
2、设计基本要求
(1)能进行正常的时、分、秒计时功能;
(2)分别由六个数码管显示时分秒的计时;
(3)K1是系统的使能开关(K1=0正常工作,K1=1时钟保持不变);
(4)K2是系统的清零开关(K2=0正常工作,K2=1时钟分、秒全清零);
(5)K3是系统的校分开关(K3=0正常工作,K3=1时可以快速校分);
(6)K4是系统的校时开关(K4=0正常工作,K4=1时可以快速校时);
(7)使时钟具有整点报时功能(当时钟计到59’53”时开始报时,在59’53”,59’55”,59’57”时报时频率为500Hz,59’59”时报时频率为1KHz)。
3、设计
原创力文档

文档评论(0)