- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一位数据比较器电路的设计一位数据比较器电路的设计
新疆大学课 程 设 计 报 告所属院系:电气工程学院 专 业: 电气工程 课程名称:电子技术B课程设计设计题目:一位数据比较器电路的设计班 级:电气10-4班学生姓名:玉素甫江·孜比布拉学生学号:20102101460指导老师: 王红琳努尔买买提完成日期: 2014.01.13 —2014.01.20 课程设计题目:一位数据比较器电路的设计要求完成的内容:自行设计一位数据比较器电路,可选择与门、或门及与非门电路实现。(1)了解EDA技术的概念、发展及应用。(2)掌握VHDL语言的基础知识,熟悉在数字电路系统设计中VHDL程序设计。(3)学习MAX+PLUSⅡ软件的应用方法。(4)应用EDA技术的设计方法完成(采用原理图和文本法两种方法实现),并在MAX+PLUSⅡ软件上仿真。(5)需在实验室搭建电路验证并请认真按格式完成课程设计报告。主要收获体会与存在的问题:在这次的实验中我学会了MAX+PLUSⅡ软件的应用方法。掌握了一些小知识,学会了MAX+PLUSⅡ软件的初步认识。因为这是我们第一次用MAX+PLUSⅡ软件,所以遇到了一些问题,比如最初连新建都不会,然后验证,最后仿真图都不会弄,在老师的指导下我们学会了这些知识能简单的操作MAX+PLUSⅡ软件了。指导教师评语: 评定成绩为:指导教师签名: 年 月 日一位数据比较器电路的设计1.设计目的(1) 了解EDA技术的发展及应用(2) 掌握VHDL语言的基础知识,熟悉在数字电路系统设计中VHDL程序设计 (3) 学习MAX+PLUSⅡ软件的应用方法(4) 应用EDA技术的设计方法完成4位右移移位寄存器的设计(采用原理图和文本法两种方法实现),并在MAX+PLUSⅡ上仿真2关于MAX+PlusⅡ的使用与仿真2.1 MAX+plus2软件简介MAX+plusII是Altera公司提供的一个集成化开发系统,该系统界面友好,学习容易,使用简单,功能齐全,是一款流行的EDA开发平台。MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内完成。特别是在原理图输入等方面,Maxplus2被公认为是最易使用,人机界面最友善的PLD开发软件,特别适合初学者使用。EDA (Electronic Design Automation) EDA技术就是依靠功能强大的电子计算机,在EDA 工具软件平台上,对以硬件描述语言HDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑编译、化简、分割、综合、优化、仿真,直至下载到可编程逻辑器件CPLD/FPGA或专用集成电路ASIC芯片中,实现既定的电子电路设计功能。2.2MAX+plus2 使用方法简要说明 MAX+plus2硬件平台的微机最好配置512MB内存、4,3GMB硬盘,可以在Windows XP等操作系统支持下工作。在进行了MAX+plus2的系统安装和系统启动后,对于所要设计和仿真的系统需要进行如下基本步骤:(1)VHDL语言工程文件的建立和编辑;文件的建立:新建文件(file/new/text editor file)、输入文本(text editor)、保存文件(file/save);文件的修改:打开需修改文件(file/open/*.vhd)、修改(text editor)、保存 (file/save);(2)电路图的建立和编辑建立文件打开图形编辑器,选择file/save as建立.gdf文件、输入所需元件及电路模块、编辑端口名称、对各电路块及输入/输出端口进行连线、在设计过程中,可以随时对已进行工作进行保存;(3)VHDL语言程序的编译编译的目的:生成可以进行仿真、定时分析及下载到可编程器件的相关文件。编译的步骤:打开需编译源程序(file/open)、编译(MAX+ plus II/compiler)、为当前文件建立项目(file/project/set project to current file);(4)VHDL语言程序的仿真VHDL程序的仿真过程大致可以分为三个步骤:生成波形文件、仿真、定时分析。3基本门电路 CMOS组成的门 本次课程设计需要一些简单的电路,我们开始先介绍简单的电路。本实验中只用到TTL和CMOS组成的与门、非门两种门电路工作原理: 当V(IN)=0V NMOS管截止,PMOS管导通,V(OUT)=VDD=5V
您可能关注的文档
最近下载
- 微生物活化提取金-洞察与解读.docx VIP
- 107word格式支持编辑修改也支持打印使用小学生儿童成长档案幼儿园模板个人电子版a4记录纪念手册.docx VIP
- 诊断学第四篇 实验诊断 第八章 临床常用免疫学检测.pptx VIP
- 作用于呼吸系统药物.ppt VIP
- 中等职业教育中职中专物理(通用类)第三版完整版教案大全.docx VIP
- 中医诊断学笔记(详细).docx VIP
- 小学初中《义务教育音乐新课程标准》2022年音乐新课标解读学习PPT课件.pptx VIP
- 小班音乐《艾玛捉迷藏》PPT课件.pptx VIP
- 2025年上海市四大名校高中自主招生物理真题解析 第3讲(原卷版) .pdf VIP
- 临汾一中高二体育课教案.pdf VIP
文档评论(0)