第四章存储器说课.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
⑷ 线选译码 只用少数几根高位地址线进行芯片的译码,且每根负责选中一个芯片(组) 虽构成简单,但地址空间严重浪费 必然会出现地址重复 一个存储地址会对应多个存储单元 多个存储单元共用的存储地址不应使用 二、半导体存储器接口的基本技术 线选译码示例 A14 A12~A0 A13 (1) 2764 (2) 2764 CE CE A19~ A15 A14 A13 A12~A0 一个可用地址 1 2 ××××× ××××× 1 0 0 1 全0~全1 全0~全1 04000H~05FFFH 02000H~03FFFH 切记: A14 A13=00的情况不能出现 00000H~01FFFH的地址不可使用 二、半导体存储器接口的基本技术 2、动态RAM DRAM的基本存储单元是单个场效应管及其极间电容 必须配备“读出再生放大电路”进行刷新 每次同时对一行的存储单元进行刷新 每个基本存储单元存储二进制数一位 许多个基本存储单元形成行列存储矩阵 DRAM一般采用“位结构”存储体: 每个存储单元存放一位 需要8个存储芯片构成一个字节单元 每个字节存储单元具有一个地址 2、随机存取存储器 动态基本存储电路:以电容为基础 因电容漏电,为保持信息不变,需定时刷新 可由1个半导体管构成 单管动态存储电路 2.电容漏电现象:刷新 3. 写数据 (1)行、列选择线高电平 (2)数据输入/输出线高电平 电容C充电,为高电平。 (3)数据输入/输出线低电平 电容C放电,为低电平。 1.信息存放:电容C 2、随机存取存储器 动态基本存储电路:以电容为基础 因电容漏电,为保持信息不变,需定时刷新 可由1个半导体管构成 单管动态存储电路 1.信息存放:电容C 2.电容漏电现象:刷新 3. 写数据 4. 读数据 (1)行、列选择线高电平 (2)电容C上的信息输出至数据输入/输出线。 2、随机存取存储器 DRAM芯片4116 存储容量为16K×1 16个引脚: 7根地址线A6~A0 1根数据输入线DIN 1根数据输出线DOUT 行地址选通RAS* 列地址选通CAS* 读写控制WE* VBB DIN WE* RAS* A0 A2 A1 VDD VSS CAS* DOUT A6 A3 A4 A5 VCC 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 2、随机存取存储器 DRAM 4116的读周期 DOUT 地址 TCAC TRAC TCAH TASC TASR TRAH TCAS TRCD TRAS TRC 行地址 列地址 WE CAS RAS 存储地址需要分两批传送 行地址选通信号RAS*有效,开始传送行地址 随后,列地址选通信号CAS*有效,传送列地址,CAS*相当于片选信号 读写信号WE*读有效 数据从DOUT引脚输出 2、随机存取存储器 DRAM 4116的写周期 TWCS TDS 列地址 行地址 地址 TDH TWR TCAH TASC TASR TRAH TCAS TRCD TRC TRAS DIN WE CAS RAS 存储地址需要分两批传送 行地址选通信号RAS*有效,开始传送行地址 随后,列地址选通信号CAS*有效,传送列地址 读写信号WE*写有效 数据从DIN引脚进入存储单元 2、随机存取存储器 DRAM 4116的刷新 TRC TCRP TRAS 高阻 TASR TRAH 行地址 地址 DIN CAS RAS 采用“仅行地址有效”方法刷新 行地址选通RAS*有效,传送行地址 列地址选通CAS*无效,没有列地址 芯片内部实现一行存储单元的刷新 没有数据输入输出 存储系统中所有芯片同时进行刷新 DRAM必须每隔固定时间就刷新 2、随机存取存储器 DRAM芯片2164 存储容量为64K×1 16个引脚: 8根地址线A7~A0 1根数据输入线DIN 1根数据输出线DOUT 行地址选通RAS* 列地址选通CAS* 读写控制WE* NC DIN WE* RAS* A0 A2 A1 GND VSS CAS* DOUT A6 A3 A4 A5 A7 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 2、随机存取存储器 SRAM与DRAM的比较: 容量、速度: 成本、功耗: 用途: SRAM常用作缓存 DRAM则用作主存 使用: SRAM较简单 DRAM较复杂:必须处理刷新的问题 2、随机存取存储器 EPROM EPROM 2716 EPROM 2764 EEPROM EEPROM 2717A EEPROM 2864A 3、只读存储器 一、半导体存储器 1、EPROM 顶部开有一个圆形的石英窗口,用于紫外线透过擦除原有信息 一般使用专门的编程器(烧写器)进行

文档评论(0)

2226657222 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档