- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五节 并行输入/输出接口
四个并口:P0、P1、P2、P3
涉及到四个SFR
P1口(90H)——通用I/O口
结构
读锁存器信号 输出驱动
Vcc
内部总线 上拉电阻
DX P1.x
写锁存器 V1
信号
读引脚
信号 输入缓冲器
*P1口每一条口线结构相同 P1.0~P1.7
*一个输出锁存器、两个三态缓冲器、一个输出驱动电路
2.功能——输入、输出、口操作
(1)输出方式 DX 锁存器 Q P1.X
DX=1, 写信号加在CLK上,Q=0, V1 截止, P1.X=1
DX=0, 写信号加在CLK上,Q=1, V1 导通, P1.X=0
(2)输入 P1.X 输入缓冲器 DX
执行输入指令,机内发出读信号,打开三态门。无锁存功能。
*准双向口
P1口(P0、P2、P3)用于输入时,必须先向锁存器写入“1”
(使启动电路的FET截止),然后才能接收输入信号。
如果锁存器已经锁存了“0”,Q端为1,FET导通,P1.X始终为“0”,箝位在低电平,无法输入高电平信号。
(3)端口操作——读-修改-写
*输入/输出仅仅是一个简单的传递
*端口操作包括三个动作:读-修改-写
以指令 INC P1 为例
读 从三态门2读入P1口的当前值
修改 加1
写 回送P1口
* 为什么不能直接读引脚信号而必须启动三态门2,读Q端数据?
如果P1.X 驱动三极管
Q=1
Dx=1
Q=0 P1.x=1
晶体管导通 箝位 P1.x≈0
读引脚会错,而Q端是引脚的真实状态
3.负载能力
习惯上称 1TTL负载=100μA
P1口:4个TTL负载
二、P2口(A0H)——通用I/O口/高8位地址线
*结构与P1口基本一样,只是增加了一个多路转换器 MUX
控制信号
P2.x
1.地址总线状态
在访问外ROM或外RAM时,控制信号使开关K与地址线连通,地址信号(来自PC高8位或DPTR高8位)出现在P2.x
P2.7~A15 ……. P2.0~A8
2. 通用I/O状态
不访问外存时,内部控制信号自动将K连接到Q端,P2口作为通用I/O口(准双向口)
三、P3(B0H)——主要用第二功能
1.第二功能状态
P3.0 RxD 串行输入口
P3.1 TxD 串行输出口
P3.2 INT0 外中断0输入端
P3.3 INT1 外中断1输入端
P3.4 T0 T/C0计数脉冲输入端
P3.5 T1 T/C1计数脉冲输入端
P3.6 WR 片外数据存储器写选通输出端
P3.7 RD 片外数据存储器读选通输出端
第二功能输出(TxD、WR、RD)
P3.x
内部总线
1
读
第二功能输入(RxD、INT0、INT1、T0、T1)
*输出:复位时,Q=1 与非门对第二功能输出信号打开
*输入:在口线上增加了一个缓冲器4,第二功能输入信号通过该缓冲器进入芯片内部。
(若Q=0,与非门输出1,P3.x被箝位,无法实现第二功能信号的输入
文档评论(0)