- 1、本文档共67页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
整合 350 个MHz,24 位的RAMDAC,图象分辨率1600x1200-85Hz和1920x1440-60Hz. 一个独立的双通道 LFP LVDS 接口,频率范围25MHz~112MHz (单通道/双重的通道) 支持(1400x1050@60Hz) 最大的显示面板图素深度为18 - bpp 。 整合的 PWM(脉膊调制)界面控制背光亮度. 一个165MHz 12位的,DVO 接口. I2C 和 DDC 通道支持 双通道独立显示 深度睡眠支持 高度并发操作分散仲裁 FSB interface FSB(Front System Bus)前端總線。是芯片組連接CPU的總線,根據芯片組的不同其規格也不同,當然所支持的CPU也不同。目前前端總線的頻率一般有400MHz/533MHz/800MHz等,位寬有32位,64位。這裡實際上是指CPU的外頻和位寬即地址線位。 支持移动版Intel Pentium4- M处理器,主要特征包括: Intel 852GM GMCH processor 主处理器界面 同步的双倍地址传输 (2X) 同步的四倍数据传输 (4X) 支持系统总线中断和边缘触发信号传输 在这个模式中,Intel 852GM GMCH 支持: 64B 缓存线宽 前端总线频率 400 个MHz的 (不支持双处理器) 所有的 AGTL+信号都有终止电阻 32位地址总线允许处理器存取4G存储空间。 移动版Intel赛扬芯片处理器主要特征包括: 支持为 400 个MHz的前面偏袒总线频率 同步的双倍地址传输 (2X) 同步的四倍数据传输 (4X) 支持系统总线中断和边缘触发信号传输 所有的 AGTL+信号都有终止电阻 32位地址总线允许处理器存取4G存储空间。 Intel赛扬芯片 M 处理器主要特征包括: 支持 400 个MHz的前端总线频率 同步的双倍地址传输 (2X) 同步的四倍数据传输 (4X) 前面边总线中断传输 低的电压驱动Vtt(1.005V) 支持动态电源关闭(DPWR#) 所有的 AGTL+信号都有终止电阻 32位地址总线允许处理器存取4G存储空间。 An 8-deep, In-Order queue 支持动态电源关闭(DPWR#) 支持输入/输出端口延迟 Host processor界面信号 Block Next Request: Used to block the current request bus owner from issuing a new request||阻塞下个请求: 用以阻断当前的总线控制者发行一个新的请求. This signal is used to dynamically control the CPU bus pipeline depth||该信号用来动态地控制处理器总线管道深度. I/O AGTL+ BNR# Address Strobe: The system bus owner asserts ADS# to indicate the first of two cycles of a request phase||地址选通: 系统总线拥发出ADS#用以指示一个请求相的两个周期的第一个. The GMCH can assert this signal for snoop cycles and interrupt messages||GMCH 能发出该信号用以侦测周期和中断信息 I/O AGTL+ ADS# Description Type Signal Name Bank Select (Memory Bank Address): These signals define which banks are selected within each DDR SDRAM row||区块选择 (memory区块选择地址): 这些信号定义在DDR SDRAM中哪一个存储区块选择. The SMA and SBA signals combine to address every possible location within a DDR SDRAM device||SMA 和 SBA 信号在DDR SDRAM中寻找每个可能被使用的地址 I/O SSTL_2 SBA[1:0] Multiplexed Memory Address: These signals are used to provide the multiplexed row and column address to DDR SDRAM||多元memory地址: 这些信号用来提供多元的DDR SDRAM行列地址 I/O SSTL_2 SMA[12:0] Chip Select: These pins
您可能关注的文档
- (精)癌痛病人的护理.ppt
- (精)癌症患者的护理.ppt
- (精)癌症患者的心理治疗与护理.ppt
- (精)癌症治疗中的困境.ppt
- (精)百度市场细分与定位--(周亮,罗晓芳).ppt
- (精)百丽STP.ppt
- (精)百万富翁问答题.ppt
- (精)班组安全建设.ppt
- (精)班组管理——班组长角色认知与定位.ppt
- (精)班组长管理技能培训.ppt
- Unit 6 Get Close to Nauture Lesson 22 -课件-2025-2026学年度北京版英语四年级上册.pptx
- Unit 7 Be Together Lesson 23 -课件-2025-2026学年度北京版英语四年级上册.pptx
- 2025食品饮料行业AI转型白皮书-2025食品饮料行业数智化转型领先实践.pdf
- Unit 7 Be Together Lesson 24 -课件-2025-2026学年度北京版英语四年级上册.pptx
- Unit 7 Be Together Lesson 25 -课件-2025-2026学年度北京版英语四年级上册.pptx
- Unit 7 Be Together Lesson 26 -课件-2025-2026学年度北京版英语四年级上册.pptx
- 2025年广州体育职业技术学院单招职业倾向性考试题库完美版.docx
- 软件公司员工考勤异常处理.doc
- 2025年土地登记代理人之土地登记相关法律知识题库500道及完整答案【有一套】.docx
- 2025年四平职业大学单招职业适应性考试题库含答案.docx
文档评论(0)