- 1
- 0
- 约1.5万字
- 约 24页
- 2017-01-12 发布于辽宁
- 举报
JIU JIANG UNIVERSITY
毕 业 论 文(设 计)
题 目 基于VHDL的频率计设计
英文题目 The frequency meter based on
VHDL design
院 系 电子工程学院
专 业 电子信息工程
摘 要
数字频率计是直接用十进制数字来显示被测信号频率的一种测量装置。它不仅可以测量正弦波、方波、三角波、尖脉冲信号,而且还可以测量它们的周期。经过改装,可以测量脉冲宽度,做成数字式脉宽测量仪;在电路中增加传感器,还可以做成数字脉搏仪、计价器等。因此数字频率计在测量物理量方面应用广泛。本设计用VHDL在CPLD器件上实现数字频率计测频系统,能够用十进制数码显示被测信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。
关键字:VHDL语言;频率计;FPGA
您可能关注的文档
- 大学毕业论文_基于stc89c52单片机的智能音乐演奏器设计【终稿】.doc
- 大学毕业论文_基于ug的qq企鹅产品造型设计与数控加工.doc
- 大学毕业论文_基于synopsys的多功能时钟芯片的设计.doc
- 大学毕业论文_基于vc++的五子棋程序设计与实现.doc
- 大学毕业论文_基于vc++的图片浏览器的设计与实现.doc
- 大学毕业论文_基于web的人事工资管理系统设计.doc
- 大学毕业论文_基于web的作业管理系统.doc
- 大学毕业论文_基于web的同城拼车服务系统的设计与实现信息发布子系统设计.doc
- 大学毕业论文_基于web的同城拼车服务系统的设计与实现信息检索子系统设计.doc
- 大学毕业论文_基于web的校园二手市场信息发布系统的设计与实现.doc
原创力文档

文档评论(0)