- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、实验目的 1、掌握TTL集成与非门的逻辑功能和主要参数的测试方法。 2、掌握TTL器件的使用规则。 3、熟悉数字电路实验装置的结构、基本功能和使用方法。 1、数字电路实验箱 TPDL-1 1只 2、数字万用表 1只 3、数字存储式示波器 1台 4、DDS函数信号发生器 1台 5、74LS00 二输入端四与非门 1片 74LS20 四输入端双与非门 1片 6、导线 若干 1、与非门逻辑功能 二输入端 F= 四输入端 F= 2、TTL与非门主要参数 低电平输入电流与高电平输入电流、扇入扇出系数、开门电平UON与关门电平UOFF、输出高电平UOH与输出低电平UOL、功耗、平均传输延迟时间等。 3、电压传输特性 与非门的输出电压Uo随输入电压Ui而变化的曲线Uo=f(Ui)就是电压传输特性 输出高电平UOH:电路处于稳定关态时(图中a-b段)的输出电压值,一般UOH≥3V。 输出低电平UOL:电路处于稳定开态时(图中d-e段)的输出电压值,一般UOL≤0.35V。 开门电平UON:使输出电压U0刚刚达到额定低电平USL(0.35V)时的输入高电平的最小值,一般UON≤1.8V。 关门电平UOFF:使输出电压U0刚刚达到额定高电平USH(3V)的90%(2.7V)时的输入低电平的最大值,一般UOFF≥0.8V。 高电平噪声容限UNH: UNH =USH-UON =3V-UON 低电平噪声容限UNL: UNL =UOFF-USL = UOFF-0.35V 4、传输延迟时间tPd: 是一个表征门电路开关速度的参数 四、实验内容及步骤: 1、测试与非门的逻辑功能 (1)在实验箱上找到74LS20,按图3.2-6(b)所示连接好电路, 表3.2-1 与非门逻辑功能测试表 2、电压传输特性曲线测试 按图3.2-2接线,调节电位器RW,使UI从0V向高电平变化,逐点测量UI和UO的对应值,记入表3.2-2中. 3.观察与非门对脉冲的控制作用 (1) 在数字实验箱上找到74LS00,按下图接好实验电路. ①B端接1时,用示波器同时观察A端和Y端的波形并画出波形图。 ② B端接0时,观察波形并画出。 4、 传输延迟时间 用一片74LS00按图3.2-4接线,输入250KHz连 续脉冲(脉冲幅度?),用双踪示波器观测输入波形和 输出波形,测出两波形的上、下沿的时间差,计算出每 个与非门的平均传输延迟时间tpd值。 示波器测量:使用光标测量模式,分别测量 上升沿延迟tPLH和下降沿延迟tPHL , 则平均传输延迟 时间为: (3) 多余输入端的处理 与门和与非门的多余输入端接逻辑 1 或者与有用输入端并接(实际使用中,这种处理方式对前级驱动能力有要求)。 或门和或非门的多余输入端接逻辑 0或者与有用输入端并接(同上)。 实验报告要求 1、根据测试结果写出74LS20的逻辑表达式,简述逻辑功能。 2、与非门一个输入端接连续脉冲,其余端什么状态时允许脉 冲通过?什么状态时禁止脉冲通过?画出波形。 3、TTL集成门电路的闲置输入端应作何处理? 4、根据实验数据在坐标纸上描绘出特性曲线,并由特性曲线 求出UOH、UOL、UON、UOFF、UNH 和UNL 。 5、计算出 74LS00 每个与非门的平均传输延迟时间tPd值。 * * 集成门电路的逻辑功能与参数测试 二.实验仪器与设备 三、实验原理 74LS20 74LS00 图3.2-1 电压传输特性曲线 USL USH 由于三极管存在开关时间,元、器件及连线存在一定的寄生电容,因此输入矩形脉冲时,输出脉冲将延迟一定时间。 输出波形的 上升沿延迟时间为tPLH, 下降沿延迟时间为tPHL。 TTL电路的tPd一般在10-40ns之间。 平均延迟时间 tPHL tPLH 本次实验我们使用的是TPDL-1 型数字逻辑实验箱: 集成块插座:40P、28P、20P、16P、14P,集成块管脚插座与周围的接线插座的连接按编号一一对应。 直流稳压电源:选用+5V,+5V接VCC,地端接集成块接地端。 逻辑电平输出:共16路,单刀双掷开关上下拨动控制输出电平,H输出+5V,L输出
您可能关注的文档
最近下载
- 成人失禁性皮炎的预防与护理团标解读课件.pptx VIP
- 义务教育法课件.pptx VIP
- 义务教育数学课程标准(2022年版)重点.pdf VIP
- 高校辅导员招聘考试《基础知识》试题汇编(含答案).pdf VIP
- 第十四章烧伤冷伤咬蛰伤.pptx VIP
- FLOEFD 2021(Standalone 版)软件教程-第8章高级模块示例(管内燃烧).pdf VIP
- 未来之路 比尔盖茨.pdf VIP
- 物流园区绩效指标体系.pdf VIP
- 迅达电梯SMLCD人机界面培训5400主板按键操作培训.pptx
- FLOEFD 2021(Standalone 版)软件教程-第7章参数化研究示例.pdf VIP
文档评论(0)