民航大學机械电子复习资料.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
民航大學机械电子复习资料

题型 一:简答题 二:单项选择 三:填空 四:判断(对于不正确的要说明原因每题1分共 10分) 五:程序分析题 6分 七:设计题 1汇编编程设计题 设XYZRS均为16位无符号数的变量,Q为32位无符号数变量。按已给定的表达式Z(X+Y)/(R-S)~Q,试在空格处填入适当的指令(假设在加减过程中均无进位和借位) MOV AX,X ADD AX,Y MOV CX,R SUB CX,S MUL Z DIV CX MOV Q,AX MOV Q+2,DX ………….. 2存储器扩展设计题 实验指导书18页第一题 DATA SEGMENT A DB’1234567890’ N EQU $-A B DB N DUP(?) DATA ENDS CODE SEGMENT ASSUME CS:CODE,DS:DATA START:MOV AX,DATA MOV DS,AX MOV ES,AX LEA SI,A LEA DI,B ADD DI,N MOV CX,N MOVE:MOV AL,[SI] MOV ES:[DI],AL INC SI DEC DI LOOP MOVE MOV AH,4CH INT 21H CODE ENDS END START 必须掌握的部分 1、原码、反码、补码的计算(正数和负数): 例:89 的原码、反码、补码为59H; -89的原码为0D9H,反码为0A6H,补码为0A7H; 2、压缩BCD码和非压缩BCD码的计算; 压缩的(组合的)BCD码:一个字节表示两位BCD码。 非压缩(非组合)的BCD码:一个字节表示一位BCD码,高 4位为0。 例:89的压缩BCD码为89H,非压缩BCD码为0809H 3、P78 2题、13题、15题 2.什么是总线?一般计算机中有哪些总线? 答:所谓总线是指计算机中传送信息的一组通信导线,它将各个部件连接 成一个整体。 在微处理器内部各单元之间传送信息的总线称为片内总线; 在微处理器多个外部部件之间传送信息的总线成为片外总线或外部总线。 外部总线又分为地址总线、数据总线和控制总线。随着计算机技术的发展,总线的概念越来越重要。微机中常用到的系统总线有PC总线、ISA总线、PCI总线等。 13.如何选择8086CPU工作在最小模式或最大模式?在最小模式下构成计算机系统的最小配置应有哪几个基本部件? 答:8086CUP有一个引脚MN/MX,由该引脚来决定系统是工作于最大或最小模式。当MN/MX=1,则CPU工作于最小模式,在最小模式下,构成系统的最小配置除8086CPU外,还应有8284时钟发生器、20位地址锁存器(用3片8282或74LS373实现)、数据驱动器(若存储器RAM较大时,用2片8286或74LS245)、ROM、RAM芯片及必要的接口电路。当MN/MX=0时,CPU工作于最大模式。 两种组成方式对CPU引脚24-31的定义是不同的。在最小模式下,CPU的所有控制信号都是由自身提供的,如存储器与I/O的读写信号;数据允许与传送方向信号;地址锁存器信号;中断响应信号;总线请求与响应信号。而在最大模式下,上述信号除了总线请求与响应信号外,其他控制信号都是由三个状态信号S0、S1、S2经总线控制器8288译码产生。 15、说明空闲状态与等待状态的区别。 答:CPU的空闲周期是指总线接口BIU既不从存储器取指令,也不与存储器或I/O端口传送数据。此时BIU执行一系列T1状态。一个空闲状态就是一个时钟周期,在总线周期之间可以插入若干个空闲状态。 等待状态TW是指CPU在读写存储器或I/O端口时,若存储器或I/O端口没有“准备就绪”,即在总线周期的T3检测 4、P227 2、7、8、11题 2、在多级存储体系中,Cache主存结构的作用是解决( D )问题。 A.主存容量不足 B. 主存与辅存速度不匹配 C.辅存与CPU速度不匹配 D. 主存与CPU速度不匹配 7、在计算机体系中,下列部件都能够存储信息: ①主存;②CPU内的通用寄存器;③Cache;④磁带;⑤磁盘; 按照CPU存储速度排列,又快至慢依次为(②③①⑤④)。其中,内存包括(③①);属于外存的是(④⑤);由半导体材料构成的是(③①②)。 8、什么是SRAM、DRAM、ROM、PROM、EPROM和FLASH。 答:①易失性半导体存储器统称为RAM,分为静态存储器(SRAM)和动态存储器(DRAM),用于在程序中保存需要动态改变的数据,或是需要动态加载的程序。 SRAM:静态存储器,掉电后,信息丢失----挥发。 DRAM:动态存储器,即使不掉电,信息也会丢失,需要 定

文档评论(0)

df9v4fzI + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档