ATSC数字电视原理.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ATSC数字电视原理

ATSC数字电视原理 目录 数字电视基本标准 数字电视广播和接收系统基本原理 ATSC电视制式简介 ATSC数字电视机系统构成 ATSC数字电视机解码流程分析 ATSC数字电视机接收性能 数字电视基本标准 在信息技术的推动下,广播电视进入从模拟广播到数字广播的过渡阶段 .目前主要有下面几个标准: 美国-----ATSC数字电视标准 欧洲-----DVB-T数字电视标准 日本-----ISDB-T数字电视标准 三种标准在信源编码方面相似,都采用MPEG-2视频压缩,高清晰度电视图像常用格式为1920×1080,每秒60场/50场隔行,最大的区别是信道调制和传输方式的不同。因此三种制式接收机的不兼容主要在接收机信道解调模块 数字电视广播和接收系统基本原理 发送端包括信源编码(音视频编码),码流复用,信道编码和调制。传输网络既可以是地面广播,也可以是有线电视和卫星接收。调制信号到达接收端,先进行信道解调形成基带TS流,然后进行解复用,形成音视频PES/ES流分别解码,最后输出音频和视频信号。 ATSC电视制式简介 ATSC的英文全称是Advanced Television Systems Committee(美国高级电视业务顾问委员会)。该委员会于1995年9月15日正式通过ATSC数字电视国家标准。ATSC制信源编码采用MPEG-2视频压缩和AC-3音频压缩;信道编码采用VSB调制,提供了两种模式:地面广播模式(8VSB)和高数据率模式(16VSB)。随着多媒体传输业务的不断发展,为了适应移动接收的需要,近来又计划增加2VSB的移动接收模式。 数字电视机系统构成 ATSC电视机系统可分为两个相对独立的模块:前端信道解调和后端信源解码。前端和后端接口的数据格式是TS码流。前端部分主要完成高频下变换和8VSB信道解调,并输出TS流;后端部分实现TS流的解复用,并将视频和音频的ES/PES流分别送入相应的音视频解码器,最终输出视频和音频信号。系统的整体控制部分由后端的主控CPU负责,包括I2c总线,前端的信道解调,TS流解复用,音频解码和视频解码,以及遥控器和键盘等流程控制。 数字电视机系统构成 (1)调谐器(Tuner)   调谐器通过I2c总线来控制,完成高频调谐并输出中频信号。有些调谐器没有I2c总线,而是由3根控制线来设置调谐参数,此时要求机顶盒的主控芯片带有一定数量的PIO编程端口。另外,信道解调器根据中频信号幅度,通过AGC信号来调节调谐器输出的中频信号幅度,使其稳定在一定的范围之内。中频信号输出幅度通常较小,需要经过中频放大器,然后送入8VSB解调器。 数字电视机系统构成 (2)信道解调器 8VSB解调器收到中频信号后,对其进行模数转换,然后逐级进行解调。信道解调器可以直接对输入44MHz中频信号进行A/D采样,提供AGC信号调节中频信号增益。正常工作状态下,解调芯片先通过非相关AGC模式使中频信号幅度在A/D采样范围之内;接着进行载波锁定和同步信号恢复;实现同步后,相关AGC模式进一步细调中频信号幅度。然后依次进行NTSC同频干扰滤波、信号均衡、9相位跟踪锁定以及FEC处理(包括格状解码、去卷积交织、RS解码和去随机)等步骤,最后输出TS码流。实际解调的每一步都可以通过内部寄存器来跟踪。解调过程中各阶段信号的实际性能,如锁定状态,信噪比,误码率等可以由解调芯片内部的寄存器指示。 数字电视机系统构成 (3)主控CPU   主控CPU实现操作系统的各种控制功能,同时完成TS流解复接。一方面,主控CPU解析来自前端送入的TS流,提取相关的PSI表,并利用PID过滤器来分离音视频ES或PES流,实现TS流解复用。另一方面,主控CPU管理多个进程,如视频解码、音频解码、红外遥控、键盘响应、前端解调和TS解复用等,控制着接收机的解码全过程。 数字电视机系统构成 (4)视频解码器   视频解码器完成符合 MPEG-2压缩标准的视频实时解码,包括 MP@HL格式。解码器外接128Mbits的SDRAM,用于解码过程中的数据存储。视频解码时,主控CPU解析ES流或PES流帧以上高层语法,提取图片尺寸,比特率,量化距阵等控制参数,然后将参数写入解码器的控制寄存器。而帧以下的,涉及大运算量的视频解码,主要通过视频解码器的硬件解码单元实现。视频解码器支持ATSC制中的所有十八种格式及其中的某些格式转换,它既可以输出8-bit的标准清晰度视频信号,也可以输出24-bit高清晰度视频信号。它还支持OSD,通过节目信息和频道选择的显示,使用户具有本地信息交互功能。 数字电视机系统构成 (5)

文档评论(0)

little28 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档