《精》微机原理与接口第3章微机总线与标准接口.pptVIP

  • 11
  • 0
  • 约1.28万字
  • 约 75页
  • 2017-01-16 发布于湖北
  • 举报

《精》微机原理与接口第3章微机总线与标准接口.ppt

第3章 微机总线与接口标准 3.1.2 总线的分类 3.1.3 总线的主要性能参数 3.1.4 总线标准的特性 3.1.5 总线操作和总线传送控制 3.2 ISA总线 3.3 PCI总线 3.3.2 PCI信号定义 3.3.3 PCI插槽和PCI扩展卡 3.3.4 PCI总线命令 3.3.5 PCI总线协议 3.3.6 PCI总线数据传输过程 3.3.7 总线仲裁 3.3.8 PCI总线配置 3.3.9 PCI BIOS 3.4.1 USB系统组成 3. USB的拓扑结构 3.4.2 USB系统的接口信号和电气特性 3.4.3 USB数据流类型和传输类型 3.4.5 USB设备状态和总线枚举 表3.6 包的类型(阴影部分是USB2.0规范) PID类型 PID名称 PID[3:0] 描述 标志包 OUT 0001b 具有PID、类型检查、设备地址、端点号和CRC域的宿主到功能设备的发送包 IN 1001b 功能设备到宿主的接收包,具有和发送包一样的域 SOF 0101b 帧开始包 SETUP 1101b 主机发给设备的设置包,用于控制传输的设置。 数据包 DATA0 0011b 数据包0 DATA1 1011b 数据包1 DATA2 0111b 为帧中高速、高带宽的等时交换的数据包 MDATA 1111b 为分离的高速和高带宽等时交换中的数据包 握手包 ACK 0010b 接收设备发的接受数据正确的应答包 NAK 1010b 接收设备无法接受数据或没有数据返回个宿主 STALL 1110b 设备已经被挂起,需要主机插手解决故障 NYET 0110b 接收器无应答 特殊包 PRE 1100b (Token)预告包,预告下面将以低速方式和低速设备通信 ERR 1100b (Handshake)分离交换错误的握手信号 SPLIT 1000b 高速分离交换标志 PING 0100b 为批或控制端点传输而设置的高速流控制探测 Reserved 0000b 保留 包的一般格式 SYNC PID 包特定信息 CRC 8位(32位) 8位 n位 5位或16位 SYNC:同步序列 PID:包标识别,发送从低位到高位 所有数据发发送都时从低位开始向高位发送 数据(1.1版本) PID0 PID1 LSb PID2 PID3 PID0# PID1# PID2# PID3# MSb 低4位放PID 高4位放PID的反码 数据为10000000000000000000000000000000B(2.0版本) 1. 包的种类及格式 (1) 帧开始包(SOF)(一帧持续时间为1ms) SYNC PID FRAME NUMBER CRC 8/32位 帧开始包格式 8位 11位 5位 编码 数据 0 0 0 0 0 0 0 1 1 0 1 0 0 1 0 1 LSb MSb 演示 CLK FRAME# 1 2 3 4 5 6 7 AD GNT#-B IRDY# TRDY# GNT#-A 地址 数据 A存取 B存取 两个主设备之间的PCI总线仲裁 REQ#-B REQ#-A 地址 数据 c a b d e f g 1、PCI设备的配置空间 定义一个PCI总线配置空间的目的在于提供一套适当的配置措施,使之实现完全的设备再定位而无需用户干预安装、配置和引导,并由与设备无关的软件进行系统地址映射。 所有PCI设备都必须实现PCI协议规定必需的配置寄存器,以便系统加电的时候利用这些寄存器的信息来进行系统配置。对PCI的配置访问实际上就是访问设备的配置寄存器。 在系统启动的时候由BIOS代码执行设备配置。一旦即插即用OS(如Windows2000/XP)启动后,控制就传递给OS,OS接管设备管理。 2、配置空间头区域及功能 (1)设备识别 头区域有7个寄存器(字段)用于设备的识别。 (2)设备控制 表现在命令寄存器为发出和响应PCI总线命令提供了对设备粗略的控制。 (3)设备状态 状态寄存器用于记录PCI总线有关操作的状态信息。注意:该寄存器的有些位是只可清不可置,对这些位的写,被解释为对该位清零。例如,为了清位14而不影响其他位,应向该寄存器写0100 0000 0000 0000B (4)基址寄存器 PCI设备的配置空间可以在微处理器决定的地址空间中浮动,以便简化设备的配置过程。系统初始化代码在引导操作系统之前,必须建立一个统一的地址映射关系,以确定系统中有多少存储器和I/O控制器,它们需要占用多少地址空间。当确定这些信息

文档评论(0)

1亿VIP精品文档

相关文档