《实时信号处理作业..docVIP

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《实时信号处理作业.

2 FIR滤波器设计 6 2.1. 原理 6 2.2. 建模 7 2.3. 仿真测试 9 3.3. 建模和求解 11FIR滤波器设计 原理 建模 ===============================查找表================================ LIBRARY ieee; USE ieee.std_logic_1164.ALL; USE ieee.std_logic_arith.ALL; ENTITY case3 IS PORT ( table_in : IN STD_LOGIC_VECTOR(2 DOWNTO 0); table_out : OUT INTEGER RANGE 0 TO 6); END case3; ARCHITECTURE LCs OF case3 IS BEGIN -- This is the DA CASE table for -- the 3 coefficients: 2, 3, 1 -- automatically generated with dagen.exe -- DO NOT EDIT! PROCESS (table_in) BEGIN CASE table_in IS WHEN 000 = table_out = 0; WHEN 001 = table_out = 2; WHEN 010 = table_out = 3; WHEN 011 = table_out = 5; WHEN 100 = table_out = 1; WHEN 101 = table_out = 3; WHEN 110 = table_out = 4; WHEN 111 = table_out = 6; WHEN OTHERS = table_out = 0; END CASE; END PROCESS; END LCs; ========================DA_FIR设计================================ LIBRARY ieee; -- Using predefined packages USE ieee.std_logic_1164.ALL; USE ieee.std_logic_arith.ALL; PACKAGE da_package IS -- User defined component COMPONENT case3 PORT ( table_in : IN STD_LOGIC_VECTOR(2 DOWNTO 0); table_out : OUT INTEGER RANGE 0 TO 6); END COMPONENT; END da_package; LIBRARY work; USE work.da_package.ALL; LIBRARY ieee; -- Using predefined packages USE ieee.std_logic_1164.ALL; USE ieee.std_logic_arith.ALL; ENTITY dafsm IS ------ Interface PORT (clk : IN STD_LOGIC; x_in0, x_in1, x_in2 :IN STD_LOGIC_VECTOR(2 DOWNTO 0); y : OUT INTEGER RANGE 0 TO 63); END dafsm; ARCHITECTURE flex OF dafsm IS TYPE STATE_TYPE IS (s0, s1); SIGNAL state : STATE_TYPE; SIGNAL x0, x1, x2, table_in: STD_LOGIC_VECTOR(2 DOWNTO 0); SIGNAL table_out : INTEGER RANGE 0 TO 7; BEGIN table_in(0) = x0(0); table_in(1) = x1(0); table_in(2) = x2(0); PROCESS------ D

文档评论(0)

haha85864 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档