XilinxCPLD开发板.docVIP

  • 158
  • 0
  • 约3.98千字
  • 约 7页
  • 2017-01-20 发布于广东
  • 举报
XilinxCPLD开发板.doc

Xilinx-CPLD开发板 使用说明书 武汉保华数控工作室 CPLD(复杂可编程逻辑电路)是一种具有丰富的可编程I/O引脚的可编程逻辑器件,具有使用方便灵活、在系统可编程的特点,既可实现常规的逻辑器件功能,还可实现复杂的时序逻辑功能。同单片机配合,把CPLD应用于嵌入式应用系统,更能够体现其在系统可编程、使用方便灵活的特点。在有些应用中甚至可以完全取代单片机独立完成系统的控制功能。CPLD同单片机接口,可以作为单片机的一个外设,实现单片机所要求的功能。例如,实现常用的地址译码、锁存器、8255等功能;也可实现加密、解密及扩展串行口等单片机所要求的特殊功能。实现嵌入式应用系统的灵活性,也提高了嵌入式应用系统的性能。 Xilinx-CPLD开发板功能演示 新开发板的CPLD芯片中已写入了一个演示电路(随机光盘中附有演示电路Verilog HDL设计程序的详细介绍)。利用演示电路可以直观地测试开发板的功能。它实际是一个自动循环计数电路,计数速度由拨码开关SW1和SW2设定,共可设定四种速度。计数器的二进制值由发光二极管L1~L6显示,十进制值由数码管SL1和SL0显示。K6为计数器的启动键,K5为暂停键。K4是清除键,只有计数暂停时按下K4计数器的值将被清除为00,L8是暂停指示灯。 要启动演示电路需要接通直流5V电源(用随机附带的USB电缆一头插入个人电脑的

文档评论(0)

1亿VIP精品文档

相关文档