- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种利用DDS技术的多功能信号源及其FPGA实现杨建华于小宁朗宝华西安工业大学电子信息工程学院西安710032.doc
一种利用DDS技术的多功能信号源及其FPGA实现
A Multifunction Signal Generator Based on DDS and Its Implementation on FPGA
Yang Jianhua, Yu Xiaoning,Lang Baohua
(School of Electronic Information Engineering; Xi an Technological University; Xi an 710032; China)
Abstract : Aiming at the question of the low Frequency resolution, the slow frequency conversion speed, the long cycle of development and update of the signal generator, a multi-function signal generator which is based on DDS technology is designed and implemented. The FPGA, high-speed D / A and low pass filter are the core of it.Phase accumulator module, DDS controlling module and LCD controlling module and so on are designed in single FPGA using EDA tool. This design uses 32-bit accumulator which adopts four pipeline to improve the processing speed in phase accumulator module. Finally, the error analysis of DDS is given. The experiment results show that the system is simple and reliable and can generate sine wave, square wave, triangular wave and saw tooth wave. The frequency range of waves is between 0.01Hz and 40MHz and frequency resolution comes up to 0.01Hz and frequency accuracy is equal or lesser than ±0.1%.
Keywords: Direct digital synthesis; FPGA; Signal source; Phase accumulator
引言
在通信系统、自动化系统以及各种电子测量技术中,常常需要一个对频率的精度和稳定度都有较高的要求,而且需要用到多种不同频率和相位的信号。传统的波形发生器都是由模拟的电路实现,受到硬件电路的限制,不仅产生的波形少,精度低,而且体积大,灵活性差。直接数字频率合成(DDS一Digital Frequeney Synthesis)是一种继直接频率合成法和间接频率合成法之后,随着电子技术的发展迅速崛起的第三代频率合成技术[1-2].随着数字集成电路和微电子技术的发展,DDS技术日益显出它的优越性。直接数字频率合成器是一种全数字化的频率合成器,由相位累加器、波形ROM、数模转换器和低通滤波器构成。DDS技术具有频率分辨率高、频率切换速度快、频率切换时相位连续等优点[3-5]。目前,市场上已出现许多DDS专用芯片,但是专用芯片有很多局限性,比如控制方式固定,同时只能输出一路信号,而且价格普遍偏高[6]。利用FPGA的高速、高性能和可重构性可实现各种比较复杂的调频、调相和调幅功能。本文基于DDS基本原理,设计了基于FPGA的信号源硬件平台,在QuartusⅡ上完成了信号发生器的逻辑设计、综合及仿真,最终在硬件平台上调试验证,实验测试结果达到设计要求。
1 DDS原理分析
DDS电路一般由参考时钟、相位累加器、波形存储器、D/A转换器(DAC)和低通滤波器(LPF)等组成。
DDS的核心是N位的相位累加器。在时钟脉冲控制下,相位累加器不断对频率控制字K进行累加,将累加器的输出作为读波形存储器ROM的地址,读出波形数据,然后再进行调幅、数模转换、滤波从而得到光滑的波形信号。对于正弦信号发生器,它的输出可以用下式来描述,方波、三角波和锯齿波原理相似。
您可能关注的文档
- ThecauseofflickerinLCDscreens.doc
- TheChangesofProductivityProfitabilityandOperationPerformanceofHighTechnologyFirmsCase.doc
- Thedevelopmentofameasureofbusinessprocessorientationanditslinktotheinterdepartmentaldynamicsconstructofmarketorientation.doc
- TheReBoatController.doc
- ThereminProject.doc
- TheRenaissanceAndReformation.doc
- TheVHDLcookbook.doc
- TheWayForward.doc
- WEP模型的开发与分布式流域水循环模拟C.doc
- WholecelliosensorforPCBanalysisasedonopticaldetection.doc
文档评论(0)