- 16
- 0
- 约 64页
- 2017-01-21 发布于浙江
- 举报
第四章 组合逻辑电路 4.1 概述: 分析步骤: 4.2.2 组合电路的设计方法 例:设计一四舍五入电路 4.3 若干常用的组合逻辑电路 4.3.1 编码器 当S’= 0时逻辑式为 例: 例: 二-十进制优先编码器(BCD 码编码器) 4.3.2 译码器 3线- 8线译码器74HC138 例: 二、二-十进制译码器(BCD 码译码器) 三、显示译码器 四、用译码器设计组合逻辑电路 3.3.3 数据选择器 一、数据选择器的工作原理 二、用数据选择器设计组合逻辑电路 例: 例: 例: 4.3.4 加法器 一、1位加法器 2. 全加器 二、多位加法器 并行加法器 三、加法器的 应用 2. 用加法器实现减法运算 3. 用加法器实现代码转换 4.3.5 数值比较器 一、1位数值比较器 二、多位数值 比较器 比较器功能扩展 数值比较器的应用 4.4 组合逻辑电路中的竞争—冒险现象 4.4.1 竞争—冒险现象及其成因 3.4.2 检查竞争—冒险现象的方法 3.4.3 消除竞争—冒险现象的方法 本章要掌握的重点内容 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1
原创力文档

文档评论(0)