基于FPGA的数字频率计设计..docVIP

  • 182
  • 0
  • 约1.9万字
  • 约 29页
  • 2017-01-28 发布于重庆
  • 举报
基于FPGA的数字频率计设计.

攀枝花学院本科毕业设计(论文) 基于FPGA的数字频率计设计 学生姓名: 学生学号: 200610504115 院(系): 电气信息工程学院 年级专业: 2006级测控技术与仪器 指导教师: 二〇一〇年六月 摘 要 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得十分重要。数字频率计是数字电路中的典型应用,是电子测量与仪表技术最基础的电子仪器之一,是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。与传统的频率计相比,数字频率计具有精度高、测量范围大、可靠性好等优点。是频率测量的重要手段之一。 该论文研究基于FPGA的数字频率计的设计,在QuartusII环境中,运用VHDL语言完成数字频率计的设计,并对设计进行综合、编译、仿真。通过仿真分析,证明该频率计测量结果的正确性。本文的主要内容概括如下:① 介绍了②介绍了数字频率计设计开发环境,并II、VHDL进行了详细介绍对开发流程详细说明。 ③ 根据实际需要④ 用VHDL语言编程,具体实现频率计各个模块的功能, 对数字频率计仿真并验证其功能。 关键词:FPGA,QuartusII ,VHDL,频率计 A

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档