- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3.4 扩充知识
P o w e r B a r 中国专业PPT设计交流论坛 3.4.1 集成触发器的选型 3.4.2 集成触发器的检测 3.4.3 锁存器 3.4扩充知识 3.4.1 集成触发器的选型 集成触发器的主要参数 集成触发器的主要参数只要有两大类:一是直流参 数,二是开关参数,下面我们就两类参数做一个简 单介绍。 直流参数主要包括电源电流ICC、低电平输入电流IIL、电平 输入电流IIH以及输出高电平VOH和输出低电平VOL。 在触发器中,由于触发器是由许许多多的门电路构成,不管 输出是高电平状态还是低电平状态,电路总是一部分门电路处于 截止状态,另外一部分门电路处于饱和状态,所以电源电流没有 多大的差别,有些厂家为明确起见,在生产时标明规定,触发器 的所有的输出端和输入端在悬空时电源向触发器提供的电流为电 源电流ICC,以标明该电路的空载功耗。 低电平输入电流IIL为触发器的某个输入端接地而其他各输入 端和输出端均悬空时该输入端流向地的电流,用以表示驱动电路 为低电平时的加载情况。 3.4.1 集成触发器的选型 高电平输入电流IIH就是将触发器的各个输入端分别 接直流供电电源VCC时所测得的电流,用以表明驱动电路输 出为高电平时的加载情况。输出高电平VOH即为触发器的两 个输出端中一个输出高电平是的对地电压值,输出低电平 VOL即为触发器的两个输出端中一个输出低电平时的对地电 压值。 3.4.1 集成触发器的选型 开关参数主要包括最高时钟频率?max、对时钟信号的 延迟时间tCPLH和tCPHL以及对直接置1(RD)端或者直接 置0(SD)端的延迟时间tRLH、tRHL或tSLH、tSHL。 触发器在计数状态下正常工作时的最高工作频率即为触 发器最高时钟频率?max,它是表明触发器工作速度的一个 重要指标,制造厂家在产品手册中有明确的规定,在测试触 发器的最高时钟频率时,触发器的输出端Q和Q应带上额定 的电流负载和电容负载。 3.4.1 集成触发器的选型 对 时钟信号的延迟时间tCPLH是指从时钟脉冲的触发沿到触 发器输出端由0态变为1态的延迟时间,对时钟信号的延迟时 间tCPHL是指从时钟脉冲的触发沿到触发器输出端由1态变 为0态的延迟时间,一般情况下,为表明对时钟脉冲CP的要 求,tCPHL比tCPLH约大一级门的延迟时间。tRLH为从置0 脉冲触发沿到输出端由0态变为1态的时间,tRHL为从置0脉 冲触发沿到输出端由1态变为0态的时间,tSLH为从置1脉冲 触发沿到输出端由0态变为1态的时间, tSHL为从置1脉冲 触发沿到输出端由1态变为0态的时间。 3.4.1 集成触发器的选型 3.4.2 集成触发器的检测 1.集成触发器检测的目的 掌握集成触发器的的构成、工作原理、功能测试方法; 掌握不同触发器的相互转换; 掌握触发器和锁存器的功能及使用方法;学会触发器的应用。 2.检测所用仪器和材料:双踪示波器,数字逻辑电路试验箱。 3.检测过程(我们以维持—阻塞D触发器74LS74为例) 分别在、端加低电压,观察输出端、和输出端的状态,、端 同时为低电压时,输出端将为高电平,当、端同时加高电压 时,此时输出的状态是不定的。令、端同为高电压,在D端分别 接入高、低电压,用手动脉冲作为CP输入,观察并记录当CP由 0变为1时输出端Q的状态。当==1,CP=0或者=1,改变D端 的信号,观察Q端的状态变化。 3.4.3 锁存器 锁存器就是指输出端的状态不会随输入端的状态变化而发生变化,只有在有锁存信号时输入的状态被保存,直到下一个锁存信号到来时才会改变。较为典型的锁存逻辑电路为D触发器电路。 锁存就是把信号暂存以维持某种电平状态,其主要的作用是缓存,其次是完成高速的控制与慢速的外设的不同步问题,同时还能解决驱动问题。 P o w e r B a r 中国专业PPT设计交流论坛
文档评论(0)