试卷评阅样板参考.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
试卷评阅样板参考

试卷评阅样板(参考) 河北科技大学2005 -2006 学年第1 学期 《XXXXXX》考试试卷 学院   XXXXXX 班级 XXXX 姓名 XXX 学号 XX 题号 __ 二 三 四 五 总分 得分 16 25 16 11 14 82 16 一、填空 (每空1分、共20分) 01、计算机地址总线有16根,其可直接访问___ 63k ___存储单元。 12、(-34.875)10= (-100010.111)2 = ( ___-22.E___ )16 。 23、在8位微机中,十进制数-100的原码应表示为:______ ,反码应表示为:____,补码应表示为:____。 14、已知某数的补码表示为它的十进制真值应为:__-128__ 。 15、将十六进制数7FH表示为相应的ASCII码为_____37H46H _______ 。 26、8086最小模式系统的典型配备除8086CPU外,还应有__一片8284A时钟发生器 __ 、__ 74LS737 __ 和 _两片8286总线驱动器__ 等芯片组成。 17、8086CPU基址寻址中,EA等于寄存器 ___ BX _ 或_ SI __的内容加上偏移量。 28、加1、减1指令对于标志位PF是否影响?答: 影响 对于标志位CF是否影响?答: 不影响 19、若想把程序段放至计划好的内存中,汇编程序设计时应在_段定义__伪指令中设置。 510、8086系统中,一个可屏蔽中断被响应时,CPU执行七个总线周期分别为:执行第一个INTA周期、执行第二个INTA周期、 执行一个总线写周期,把标志寄存器内容FR压栈、 执行一个总线写周期,CS压栈、 执行一个总线写周期IP压栈_、 执行一个总线读周期,从中断向量表中取出中断服务程序的入口地址的偏移量送IP中 和 执行一个总线读周期,从中断向量表中取出中断服务程序的入口地址的段地址送CS中。 25 二、按下列各小题的要求完成 (每小题5分,总计30分) 51.判断下面计算机内的加法运算是否有溢出?若无溢出写出运算结果,有溢出注明溢出。 + 溢出 101111111 32.已知AX=5566H BX=8899H,执行下列5条指令后,写出AX、BX和栈区内容。 PUSH AX PUSH BX XCHG AX,BX POP AX POP BX AX=8899H BX=5566H 栈中内容如图 43.判断以下指令的正、误,若错请指出错在何处。 IN AX,20H 正确 MOV AL,[DX] 正确 ADD AX,BYTE PTR [DI] 错误,数据类型不匹配 MOV CS, AX 错误,CS段寄存器不能作目的操作数 PUSH 4567H 错误,立即数不能作为PUSH命令的操作数 34.下列各语句在存储器中分别为各符号分配多少字节? VR1 DW 9 2 VR2 DW 4 DUP(?) 8 CONT EQU 10 不分配 VR3 DD COND DUP(0) 4 VR4 DB 2 DUP(?,CONT DUP(0)) 2 55.现有一个锁存器和一个缓冲器,要求你设计一个输入接口、一个输出接口,分别用那种器件?为什么? 答:输入接口采用缓冲器,这样有利于计算机系统采用中断系统,而且若采用锁存器会影响数据传输。输出接口采用锁存器,这可以使高速CPU与低速外设达到速度匹配。 56.8086系统是如何解决高速CPU与低速存储器连结的同步问题? 答:一个总线周期包括4个T状态,即T1~T4 。在T3 的前沿(下降沿),CPU查询READY引脚,当存储器或外设速度较慢时,可通过READY引脚在T3 和T4 之间插入一个或几个等待状态TW ,否则直接进入T4 状态。 16 三、按汇编格式程序设计 (每题10分,共20分) 61.从BUF单元开始存有100个字节带符号数,编程找出最大数放在MAX单元。 E DATA SEGMENT BUF DB 12H,-34H……90H 3 DATA ENDS CODE

文档评论(0)

tt859685 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档