- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计时器设计实验
目 录1 引言12 实验目的13 实验设计要求14 实验原理及框图15 单元电路设计及其电路21. 秒信号发生器22. 计时电路33. 清零电路44. 译码显示电路55. 校分电路76 实验中遇到的问题87 总体电路实物图98 实验心得99 参考文献101 引言近年来,随着数字技术在仪表和通信系统中的广泛的应用,数字钟已经应用到生活的方方面面,而数字钟的功能也随着人们要求的提高在不断的增加,在数字技术的快速发展下,其功能也越来越强大。数字钟能够比传统的时钟更加精确的进行计时,并且能够实现多钟显示。在调节方面,能够内嵌许多诸如报时、万年历、彩铃等计时以外的功能。本设计在介绍数字钟工作原理的基础上,运用数字集成技术,来设计实现一个多功能数字钟。2 实验目的1.通过实验掌握十进制加法计数、译码、显示电路的工作过程。2.通过实验深入掌握电路的分频原理和数字信息的测量方法。3.熟悉集成电路构成的计数、译码、显示器件的外部功能以及使用方法。3 实验设计要求1. 秒信号发生电路:为计时器提供秒信号。2. 设计计时和显示电路:完成0分00秒至9分59秒的计时和显示功能。3. 清零电路:具有开机自动清零的功能;并在任何时候,按动清零开关, 就可以实现计时器清零。 译码显示功能:显示计时电路产生的数字信息。 系统级联调试:将上述电路进行级联完成计时器的所有功能。 设计校分电路:在任何时候,按下校分开关,可以进行快速校分;4 实验原理及框图 数字钟的示意图如图1所示,计时电路完成计时功能,并且将计时结果传送至显示电路,进而实现显示功能。原理框图如图2所示,主要由计时电路,秒信号发生电路,清零电路和译码显示电路组成,清零电路控制计时电路的清零端,实现时钟的清零,最终将计时的输出送至译码显示电路,实现时钟的显示。数字计时器是由脉冲发生电路、计时和显示电路、清零电路、校分电路和报时电路和其它附加电路等几部分组成的。电路由振荡器、分频器、计数器、译码器、显示器等元件构成。电路由石英晶体提供频率,然后通过分频器可以得到电路所需的不同频率;电路要实现0分00秒~9分59秒的计时和显示功能,所以由三个计时器分别计时,分位、秒十位、秒个位,然后再通过译码器,由LED数字显示管显示出来。清零电路实现开机清零和任意时刻选择清零,通过逻辑门与计时器连接,从而实现清零。校分电路实现快速校分,只要将分计数器的频率调快等操作即可实现。图 1 三位计时器示意图图2 数字钟的原理框图5 单元电路设计及其电路1. 秒信号发生器1. 所用器件:215Hz晶体管1个、22MΩ电阻1个、20PF电容1个、10 PF电容1个、CD4060(分频器)1片、74LS74(D触发器)1片、直流电源。2. 原理:秒信号发生器提供计时电路的时钟并为报时电路提供驱动信号。秒信号发生器是由一个石英晶体,一片CD4060,一个D触发器,电阻,电容,以及直流电源组成。采用32768Hz的石英晶体多谐振荡器作为脉冲信号源,能提供较为精确的秒脉冲信号。分频器CD4060最可实现最大为214的分频,所以可输出的最低频率为2Hz;D触发器可以实现脉冲信号的二分频,所以在CD4060的Q14端接一个D触发器,即可以输出频率为1Hz的脉冲信号。D触发器实现二分频的方法:将D触发器的端与D端连接在一起。CD4060也可提供后面电路所需要的频率为1KHz和2KHz的脉冲信号。3. 原理图:图3 秒信号发生电路计时电路 该电路是本实验中的关键部分,由分计数器、秒十位计数器、秒个位计数器构成,电路均使用CD4518BCD码计数器来实现。具体如下; 1. 所用主要器件:74LS161芯片、CD4518芯片、7400芯片等。 2. 原理:计时电路是本实验基础电路,也是本实验能够完成的基础,它由分计数器、秒十位计数器、秒个位计数器构成。分计数器和秒个位计数器是以CD4518BCD码计数器来实现十进制计数功能;而秒十位计数器只需得到1-6的值,所以只需要将74LS161利用反馈做成0000——0101的模六计数器,本实验采用端同步置数达到清零功能。秒个位:连接电路时,秒脉冲电路产生的秒脉冲信号送入秒个位计数器(CD4518A)的CP端,秒个位单元中的输出(1Q4、1Q1)通过与非门接入74LS161的时钟端作为时钟信号完成个位与十位的进位。秒十位:秒十位记数器应实现模六功能,我采用了反馈置位法,2Q1和2Q3通过一个与非门接入置数端,74LS161的四个数据输入端应接地,这样当计数器到达0101时,又重新置数为0000。分位:以CD4518BCD码计数器来实现十进制计数功能,把74LS161的引脚12(Q3)接到分计时电路CD4518的引脚2(上升有效),作为进位信号。级联组装时,则要把分计时电路CD4518的引脚2(上升有效)接到
原创力文档


文档评论(0)