- 2
- 0
- 约1.67万字
- 约 76页
- 2017-02-03 发布于湖北
- 举报
计算机系统结构课件第八章-并行处理机(广工)
* * * 图8.11 CM-2的系统结构 * 1 处理阵列 CM-2是一台数据并行计算的后端机 处理阵列包含4K到64K个位片数据处理器(或PE) 数据处理器由定序器控制 定序器对来自前端机的微指令进行译码,然后把毫微指令广播到阵列中各个处理器 前端机 定序器 处理器 指令 微指令 毫微指令 所有处理器可同时访问它们的存储器,以锁步方式执行广播来的指令 处理器之间通过寻径、NEWS网格(NEWS gird)或扫描机构(scanning mechanism) 相互交换数据 这些网络也与I/O接口相连 称为数据穹(data vault)的大容量存储器子系统与I/O相连 数据穹是基于磁盘的海量存储系统,用来存放程序文件和大数据库。可存储多达60G字节的数据 * 1 处理阵列 每个处理器结点包括32个位片数据处理器、一个可选的浮点加速器和处理器之间通信的接口 每个数据处理器用3个输入和2个输出的位片ALU、锁存器和存储器接口实现 ALU可执行位串全加操作和布尔逻辑操作 每个结点有一对处理器芯片,共享一组存储器芯片 每个处理芯片有16个处理器 称为Pairs的并行指令系统包括许多毫微指令 用于存储器的装入和存储、算术和逻辑运算、寻径器控制、NEWS网格控制、超立方体接口控制、浮点运算、I/O和诊断操作 每个存储器芯片由一对处理器芯片的32个处理器共享-不划分到
原创力文档

文档评论(0)