EDA 适合初学者入门 第4章中.pptVIP

  • 4
  • 0
  • 约8.25千字
  • 约 49页
  • 2017-02-03 发布于北京
  • 举报
EDA技术与应用 山东科技大学信息学院 陈新华 4010年4月 第4章 可编程逻辑器件(1) 第4章 PLD可编程逻辑器件(1原理) 第一节 可编程逻辑器件PLD概述 第三节 可编程阵列逻辑器件(PAL) 第四节 通用阵列逻辑GAL器件 第五节 可擦除的可编程 逻辑器件EPLD 第六节 现场可编程门阵列FPGA 举例 一、BCD码求补电路——求[x补]10 (4)反馈组合输出组态:AC0=AC1(n)=1,且SYN=1 4.输出信号反馈到与阵列。 (5)时序电路中的组合输出AC0=AC1(n),且SYN=0 这时其他OLMC中至少有一个工作在寄存器组态,而该OLMC作为组合电路使用。 与(4)不同在于CLK和OE端作为公共信号使用。 和专用输出组态比,有两点不同: 1.三态门使能端接第一与项; GAL的输入,输出电路和特性留给同学自学。 (一)优点: GAL是继PAL之后具有较高性能的PLD,和PAL相比,具有以下优点: (1) 有较高的通用性和灵活性:它的每个逻辑宏单元可以根据需要任意组态,既可实现组合电路,又可实现时序电路。 (2) 利用率高:GAL采用电可擦除CMOS技术,可以用电压信号擦除并可重新编程。因此,可反复使用。 (3) 高性能的E4COMS工艺:使GAL的高速度、低功耗,编程数据可保存40年以上。 四、GAL的特点 二、GAL器件的

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档