- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5讲8086微处理器基本结构
内部结构组成、指令队列、流水线 通用寄存器、标志寄存器、控制寄存器 存储管理机制、数据在内存中存放、分段及段寄存器和偏移地址的约定组合关系 微处理器的引脚功能、工作模式 时钟周期、机器周期、指令周期 PC技术第 2 章 80X86微处理器与汇编语言 地球物理与信息工程学院 80X86微处理器-学习目标 2.1 8086/8088微处理器 BIU、EU并行工作,当一条指令正执行时,可以同时取出多条指令在指令队列中排队,指令执行完毕, 可立即执行下一条指令,免去CPU等待时间。 指令预取与指令执行的重叠操作,称之为流水线作业。这是 80x86 微处理器的特点。 1.通用寄存器 AX、BX、CX 和 DX 2.指针和变址寄存器 SP、BP、SI和DI 3.段寄存器 ES、DS、SS和ES 4.指令指针寄存器 IP 5.标志寄存器 Flag AF ZF SF OF IF TF 2.1.2寄存器组 2.13存储器管理 所谓分段技术就是把 1 MB 的存储空间分成若干个逻 辑段, 每一个逻辑段容量 =4 KB, 段内地址连续 , 段 与段之间相互独立 , 可以 分别寻址 2.13存储器管理 2.1.4 中断管理 (1)外部中断 (2)内部中断 1中断和中断源 2中断向量表及中断处理 (1)INT 21H (2)INT 20H 功 能:从标准输出设备(一般为屏幕)输出一个字符 入口参数:输出的字符的ASCII码送寄存器AL 出口参数:在屏幕上显示单个字符: SUBOUT PROC PUSH DX MOV DL,AL MOV AH,2 INT 21H POP DX RET SUBOUT ENDP 0102030405060708091011121314151617181920 4039383736353433323130292827262524232221 GND AD14/A14 AD13/A13 AD12/A12 AD11/A11 AD10/A10 AD9/A9 AD8/A8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 NMI INTR CLK GND VCC(5V) AD15/A15 A16/S3 A17/S4 A18/S5 A19/S6 /BHE/S7 HIGH(SSO) MN//MX /RD HOLD(/RQ//GT0) HLDA(/RQ//GT1) /WR(/LOCK) M//IO(/S2) DT//R(/S1) /DEN(/S0) ALE(QS0) /INTA(QS1) /TEST READY RESET 8086/8088 提高篇-8086最大工作模式的典型配置 提高篇-总线时序
文档评论(0)