网站大量收购独家精品文档,联系QQ:2885784924

基于高速时钟电路终端的信号完整性分析.doc

基于高速时钟电路终端的信号完整性分析.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于高速时钟电路终端的信号完整性分析

基于高速时钟电路终端的信号完整性分析 | [] []   一、引言      近年来,随着电子技术的发展,印制板上的微处理器和逻辑电路中的时钟速率越来越快,信号的边沿越来越陡,由此带来的信号完整性(SI)问题也日益被关注。在高速数字电路中,时钟信号是芯片工作的基准频率,数据的传输一般通过时钟对数据信号进行有序的收发控制,如果时钟不准确,芯片就无法正常工作,因此时钟电路对实现数字电路的功能起决定作用。因而,高速时钟电路的信号完整性分析日渐得到人们的重视,而正确的终端端接对时钟信号的功能和完整性起到了保证的作用。   二、集总与分布参数电路      在高速的数字设计中,必须要考虑整个传导系统对于输入信号的响应,这在很大程度上取决于系统的尺寸是否小于信号中最快的电气特性的有效长度。实际应用中判断是否为高速信号的依据是信号的上升时间而不是信号的时钟速度。信号线满足集总参数电路的条件是:? ?   对于印制电路板走线、点到点的连线以及总线结构,如果连线长度小于上升沿有效长度的1/6,则该电路主要表现为一个集总系统的特征。上升时间一般为信号幅度从10%上升到90%所用的时间,高速信号的上升时间一般在0.1~2 ns之间。延迟为信号传播速率,它和介质的介电常数有关,为v=   一般为140~180 ps/inch。高速信号线的长度多为超过l,此时电路不再表现为集总参数电路,而是表现为分布参数电路,即传输线,因此要考虑信号的完整性。      在实际中,反射和振铃直接影响着信号的完整性,而这两种现象都是由于阻抗不匹配引起的,因此过长的信号线可采取终端匹配的办法来改善信号的传输质量,即采用适当的端接技术,可解决信号完整性问题。   三、常用的五种终端方法   1.串联电阻      当一个集总负载置于线条终端时,在驱动设备的输出阻抗R0比特性阻抗Z0小时要加串联电阻,其数值为Rs=Z0-R0。可以将这个终端电阻直接接在驱动设备的输出上。当串联匹配时,一半信号电压加在传输线上,而通常负载端的阻抗会更高,这会导致大约同样幅度值信号的反射,称为附加信号波形,故分配在负载端的信号电压再加上附加信号电压,使负载端得到完整的信号电压。附加电压到达驱动端时,因为串联电阻的匹配,不会在驱动端出现进一步的反射,从而保证了信号的完整性。串联电阻方式的功耗小,直流噪声容限好,但是却增加了线路的延迟时间。 ?      2.并联电阻      使用并联电阻终端时,该电阻必须等于线条波阻抗的阻值Z0,即R=Z0,这个阻抗应近似等于源阻抗。电阻的另一端可接到VCC上或直接接地,将终端匹配到VCC可提高驱动器的能力,将终端匹配到地则可以提高地上的吸收能力。采用这种方式匹配电阻会带来直流功耗,匹配电阻值一般在50~150Ω。 ?   3.戴维南网络      戴维南网络终端匹配的优势在于终端匹配电阻仍然是作为上拉和下拉电阻来使用,它能有效地抑制信号过冲,使得信号偏摆缩小,从而加强了系统的噪声容限,但缺点是静态直流功耗较大。其电阻取值为R1//R2=Z0,一般R1:R2=2:3。这种方法在TTL逻辑电路中使用最好。当使用在 CMOS元件时要注意,因为开关电压应当是相对器件输入电压的,所以,不恰当的阻值能影响元件动作阈值,因而会引起不可靠的操作,而且功耗也比较高。 ?   4.RC网络      这种方法在TTL和COMS两种系统中都是很好的终端方法,电阻能匹配线条阻抗,电容能保持元件的直流电压水平。结果,在开关状态时产生的影响电流经电容流入地中。信号线会受到很小的延迟,其功率耗散比并联终端的情形要小得多,其阻抗值必须等于线条的Z0,即R=Z0,电容则要很小,例如20~600 pF。要注意使电阻和电容构成的RC网络的时间常数大于经印制线条传输到负载的延迟时间的2倍。RC在总线设计中有很好的应用。 ?   5.二极管网络      这种方法用于差分或对称网络的情况中。二极管主要用于限制线条上的过冲并保证电路的低功耗。但是,二极管网络的主要缺点是对高速信号的频率响应不好,由于二极管信号会发生抖动。尽管在接收输入端可以避免过冲,但由于二极管并不影响线条阻抗,所以不能解决阻抗不匹配的问题,不能有效地防止反射发生,所以实际当中较少采用这种方式。 ?      在各种情况中都会有参数选择问题,选择元件参数时要兼顾线条阻抗、消除抖动、时钟信号延迟和边沿速率的关系。   结束语 ????   对于长线传输信号增加适当的终端匹配网络,可改善信号的传输特性,提高信号质量,因此正确的终端连接对于保证高速时钟电路的信号完整性起到了非常重要的作用。本文所介绍的5种常用的终端连接方式及针对具体时钟线进行的仿真和实测为高速时钟电路的终端设计提供了具有参考价值的资

您可能关注的文档

文档评论(0)

kakaxi + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档