EDA技术实验.docVIP

  • 6
  • 0
  • 约2.99万字
  • 约 28页
  • 2017-02-09 发布于重庆
  • 举报
EDA技术实验

EDA技术实验教案 实验一 1位全加器原理图输入设计 一、实验目的 熟悉MAX+plusII软件的基本使用方法。 熟悉GW48-ES EDA实验开发系统的基本使用方法。 了解原理图输入设计方法。 二、实验内容 设计并调试好一个1位二进制全加器,并用GW48-ES EDA实验开发系统(拟采用的实验芯片的型号为EPF10K20TC144-4或EP1K30TC144-3)进行系统仿真、硬件验证。设计1位二进制全加器时要求先用基本门电路设计一个1位二进制半加器,再由基本门电路和1位二进制半加器构成1位二进制全加器。 三、实验条件 开发条件:MAX+plusII 实验设备:GW48-ES EDA实验开发系统、联想电脑 拟用芯片:EPF10K20TC144-4或EP1K30TC144-3 四、实验设计 半加器(h_adder.gdf) 全加器(f_adder.gdf) 实验结果 半加器仿真波形 半加器引脚锁定 实验芯片:EPF10K20TC144-4  选用模式:模式5 设计实体I/O标识 I/O来源/去向 结构图上的信号名 芯片引脚号 a 键1 PIO0 8 b 键2 PIO1 9 so 二极管D1 PIO8 20 co 二极管D2 PIO9 21   全加器仿真波形 全加器引脚锁定 实验芯片:EPF10K20TC144-4  选用模式:模式5 设计实体I/O标识 I/O来源/去向 结构图上的信号名 芯片引脚号 ain 键1 PIO0 8 bin 键2 PIO1 9 cin 键3 PIO2 10 sum 二极管D1 PIO8 20 cout 二极管D2 PIO9 21 全加器真值表 ain 0 1 0 1 0 1 0 1 bin 0 0 1 1 0 0 1 1 cin 0 0 0 0 1 1 1 1 sum 0 1 1 0 1 0 0 1 cout 0 0 0 1 0 1 1 1 实验二 1位全加器VHDL文本输入设计 一、实验目的 1、熟悉MAX+plusII软件的基本使用方法。 2、熟悉GW48-ES EDA实验开发系统的基本使用方法。 3、了解VHDL文本输入设计方法。 二、实验内容 设计并调试好一个1位二进制全加器,并用GW48-ES EDA实验开发系统(拟采用的实验芯片的型号为EPF10K20TC144-4或EP1K30TC144-3)进行系统仿真、硬件验证。设计1位二进制全加器时要求先设计一个或门和一个1位二进制半加器,再由或门和1位二进制半加器构成1位二进制全加器。 三、实验条件 1、开发条件:MAX+plusII 2、实验设备:GW48-ES EDA实验开发系统、联想电脑 3、拟用芯片:EPF10K20TC144-4或EP1K30TC144-3 四、实验设计 --或门逻辑描述(or2a.vhd) LIBRARY IEEE ; USE IEEE.STD_LOGIC_1164.ALL; ENTITY or2a IS PORT (a, b :IN STD_LOGIC; c : OUT STD_LOGIC ); END ENTITY or2a; ARCHITECTURE one OF or2a IS BEGIN c = a OR b ; END ARCHITECTURE one; --半加器描述(h_adder.vhd) LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY h_adder IS PORT (a, b : IN STD_LOGIC; co, so : OUT STD_LOGIC); END ENTITY h_adder; ARCHITECTURE fh1 OF h_adder is BEGIN so = NOT(a XOR (NOT b)) ; co = a AND b ; END ARCHITECTURE fh1; --1位二进制全加器顶层设计描述(f_adder.vhd) LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY f_adder IS PORT (ain, bin, cin : IN STD_LOGIC; Cout, sum : OUT STD_LOGIC ); END ENTITY f_adder; ARC

文档评论(0)

1亿VIP精品文档

相关文档