- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电第3章概要
3.6 门电路使用中的几个实际问题 3.6.1 门电路之间接口问题 2. TTL门驱动CMOS门 TTL驱动74HC序列CMOS时,高电平参数不兼容,需另加接口电路。 74LS系列:VOH(min)=2.7V, 74HC系列: VIH(min) = 3.5V 不满足:VOH(min) ≥ VIH(min) 常采用的方法,加上拉电阻。 IIH IOZ IOZ为TTL电路T3截止时电流 IIH为流入CMOS电路电流 从附录A可知,TTL驱动74HCT序列CMOS时,参数兼容,不需另加接口电路,因此,也常用74HCT 作接口电路,省去上拉电阻。 3.6 门电路使用中的几个实际问题 3.6.2 带负载时的接口电路 1. 用门电路直接驱动显示器件 用反相器驱动一发光二极管LED,设LED的电流为ID,正向压降为VF。 分两种情况讨论。 (1).门电路输出高电平 (2).门电路输出低电平 3.6 门电路使用中的几个实际问题 3.6.2 带负载时的接口电路 例3.6.2 试用74HC04六个CMOS反相器中的一个作为接口电路,使门电路的输入为高电平时,LED导通发光。 解:LED正常发光需要几mA的电流,并且导通时的压降VF为1.6V。根据附录A查得,当VCC=5V时,VOL=0.33V,IOL(max)=4mA。 取电阻为810Ω 810Ω 设计电路如图 ID取值≤4mA。限流电阻最小值: 3.6 门电路使用中的几个实际问题 3.6.2 带负载时的接口电路 2. 机电性负载接口 用各种数字电路来控制机电性系统的功能,而机电系统所需的工作电压和工作电流比较大。要使这些机电系统正常工作,必须扩大驱动电路的输出电流以提高带负载能力,而且必要时要实现电平转移。 如果负载所需的电流比较大,则需要在数字电路的输出端与负载之间接入一个功率驱动器件。 如果负载所需的电流不特别大,可以将两个反相器并联作为驱动电路,并联后总的最大负载电流略小于单个门最大负载电流的两倍。 1. 多余输入端的处理 处理原则:保证输出逻辑关系正确。 ①. 与门和与非门多余输入端处理 如图,要实现 F = A·B 方案1,C接高电平,C=“1” F = A·B·1= A·B 方案2,C与B接在一起,C=B F = A·B·B= A·B 此种方法,需要前级门的扇出系数有富余。 A B C F ②. 或门和或非门多余输入端处理 如图,要实现 F = A + B A B C F ≥1 方案1,C接低电平,C=“0” F = A+B+0= A+B 方案2,C与B接在一起,C=B F = A+B+B= A+B 此种方法,需要前级门的扇出系数有富余。 3.6 门电路使用中的几个实际问题 3.6.3 抗干扰措施 1. 多余输入端的处理 处理方法: ①. TTL门 输入高电平:多余端通过电阻R(约几千欧)接+VCC ,或者通过大于2 kΩ的电阻接地; 悬空相当输入高电平,但为防止引入干扰,通常不允许输入端悬空。 输入低电平:多余端通过小于500 Ω的电阻接地或直接接地。 ②. CMOS门 输入高电平:多余端通过电阻或直接接+VDD; 输入低电平:多余端通过电阻接地或直接接地。 不允许其输入端悬空。 3.6 门电路使用中的几个实际问题 3.6.3 抗干扰措施 3.6 门电路使用中的几个实际问题 3.6.3 抗干扰措施 2. 去耦合滤波电容 数字电路或数字系统往往由多片逻辑门电路构成,由一公共直流电源供电。这种电源非理想,存在一定的内阻,数字电路在高、低状态之间交替变化时,通过电源产生相互影响,可能是逻辑功能错乱。 一种常用的方法是采用去耦合滤波电容:①.在本电路板电源与地之间加一个10~100uF的大电容器;②.每一个集成芯片的电源引脚附近(越近越好)与地之间加一个0.1uF的电容器。 3. 接地与安装工艺 正确的接地技术对于降低 电路噪声是很重要的。 作业 3.1.5 3.1.7 3.1.9 3.2.2 3.6.7 * * * 等效电路由三个基本元件构成 计算机总线传输示例 若计算机要读外设1数据,计算机输出EN1=1、EN2=0、EN3=0, 数据总线上便是外设1的数据然后输入。 若计算机要读外设2数据,计算机输出EN1=0、EN2=1、EN3=0, 数据总线上便是外设2的数据然后输入。 3.1.6 CMOS漏极开路门和三态输出门电路 0 0 1 0 1 1 1 0 1 0 1 0 1 0 0 1 1 1 0 0 0 0 DATA BUS 3.1 MOS逻辑门
您可能关注的文档
最近下载
- 电子对抗原理与技术(第3版)全套PPT课件.pptx
- 冷拼课件教学课件.pptx VIP
- 最新2025年秋开学第一课主题班会PPT课件(含抗战胜利80周年内容).ppt
- 22G101 三维彩色立体图集.docx VIP
- 2024年秋季新北师大版七年级上册数学全册教案设计.docx
- 吴清忠:人体复原工程.pdf VIP
- 川崎 Kawasaki 2022款 Z 400 中文用户手册 使用说明书2021年4月14日印刷.doc VIP
- [北京]冷轧带钢工程薄板酸轧设备基础施工方案.doc VIP
- 全国教学能力比赛《声临其境·影视配音要旨》教案(一等奖).pdf
- (高清版)DB36∕T 713-2013 高速公路红砂岩路基施工技术规范 .pdf VIP
文档评论(0)