通信原理软件实验6位同步信号的提取.docxVIP

通信原理软件实验6位同步信号的提取.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通信原理软件实验6位同步信号的提取

武汉大学教学实验报告电子信息学院 通信工程 专业 时间 2015/12/20实验名称 位同步信号的提取 指导教师 吴静 姓名 莫帮杰 年级 2013级 学号 2013301200227 一、实验目的 1.掌握数字锁相环工作原理 2.掌握用锁相法提取位同步信号的原理 二、实验内容 1.搭建数字锁相环系统 2.用数字锁相环提取位同步信号 三、 基本原理 位同步锁相法的基本原理和载波同步的类似。在接收端利用鉴相器比较接收码元和本地产生的位同步信号的相位,若两者不一致(超前或滞后),鉴相器就产生误差信号区调整位同步信号的相位,直至获取准确的位同步信号为止。把采用锁相环来提取位同步信号的方法称为锁相法。在数字通信中。常用数字锁相法提取位同步信号。 (1)数字锁相 如图所示,数字锁相系统由高稳定度振荡器(晶振),分频器相位比较器和控制器组成。其中控制器包括扣除门、附加门和或门。高稳定度品振产生的信号经整形电路变成周期性脉冲,然后经控制器再送入分频器,输出位同步脉冲序列。若接收码元的速率为f (波特),则要求位同步脉冲的频率也为fHz。这里晶振的频率设计在nfHz,它经扣除门或门并n次分频后,就可得到频率为fHz的位同步信兮。如果接收端晶振经n次分频后,不能准确的和收到的码元同频同相,这时就要根据比较器输出的误差信兮,通过控制器对分频器进行调整。调整的原理是当分频器输出的位同步脉冲超前于接收码元的相位时,相位比较器就送出一超前脉冲,加到扣除门(常幵)的禁止端,扣除一个a路脉冲,这样分频器输出脉冲的相位就推后1/n个周期;若分频器输出的位同步脉冲相位滞后于接收码元的相位,相位比较器就送出一滞后脉冲,加于附加门,使b路输出的一个脉冲通过“或门”,插入在原a路脉冲之间,使分频器的的输入添加了一个脉冲。于是,分频器的输出相位就提前1/n周期。就这样反复调整实现了相位同步。数字锁相原理图(2)位同步电路 接收码元的相位可以从基带信号的过零点提取,而对数字信号的微分可获得过零点的信息。由于数字信号的过零方向有正有负(即由0变到1和由1变到0),微分再整流就可以获得接收码元所有过零信息。接收到码元的相位以后,再将它加于相位比较器迸行比较,因为相位信息是通过微分、整流而获得的,所以称这种办法为微分整流数字锁相法法。 框图工作原理:先不看虚线框内部分,设输入信号为不归零码,如波形a所示,我们将每个码元的宽度分为两个区,前半区称为“滞后区”,即若位同步脉冲波形b落入次区,表示位同步脉冲滞后于接收码元的相位;同样,后半区称为“超前区”。接收码元经微分整流,并经单稳4电路后,输出如波形e所示的脉冲。当位同步脉冲波形b (它是由n次分频器d端的输出.取其上升沿而形成的脉冲)位于超前区时,波形e和分频器d端的输出波形使与门A有输出,该输出再经过单稳1就产生一超前脉沖(波形f )。若位同步脉冲波形b′(阁中虛线所示)落于滞后区,分频器c端的输出波形(c端和d端互为反相关系)如波形c′所示,则与门B有输出,再经过单稳2产生一滞后脉冲(波形g)。这样,无论位同步脉冲超前或滞后,都会分别送出超前或滞后脉冲对分频器的脉冲迸行扣除成附加,从而达到相位调整的目的。虚线框中的单稳3的作用:由波形图看到,位冋步脉冲是由分频器d端的输出波形(波形d)的正沿沿而形成,所以相位调整的的结果应该使波形d的正沿对齐窄脉冲e (即d的正沿在窄脉冲之内)。若d端的输出波形最后调整到如波形图d′所示的位置.则A、B两个门都有输出:先是通过与门B输出一个滞后脉冲,后是通过与门A输出一个超前脉冲。这样调整的结果使位冋步信号的相位稳定在这一位置。这是我们需要的。然而,如果d的输出波形调整到d′′所示位置,这时,A、B两个门都有输出,只是这时先通过A门输出一个超前脉冲,然后通过B门输出一个滞后脉冲。如果不采取措施,位同步信号的相位也可以稳定到这一位置,而输出位同步脉冲(波形b)相位就会与接收码元的相位差180度。克服这种不正确的锁定的办法,是利用在这种情况下A门先有输出这一特点,当A门先有输出时,这个输出一方面产生超前脉冲对锁相环进行调整,另-方面,这个输出经单稳3产生一个脉冲将B门封闭,不再产生滞后脉冲。这样通过A门不断输出超前脉冲,就可以调整分频器输出相位.直至波形d的正沿对齐窄脉冲(波形e)为止。 位同步电路方框图位同步电路时序释义图四、实验步骤 1.系统的设计框图 2.设置系统仿真时间10e+6s和采样点数为1024点。3.根据原理和框图来搭建系统,在需要分析波形的输出处添加示波器。4.运行系统观察信号输出波形,进行分析。 五、实验结果与总结 1.信源、位同步信号、锁相环输出波形如下图1 信源输出信号图2 信源位同步信号图3 锁相环输出信号图4 位同步信号与锁相环信

文档评论(0)

kaiss + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档