杭州端德教育硬件工程师课程基础单元概述5.docVIP

杭州端德教育硬件工程师课程基础单元概述5.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
杭州端德教育硬件工程师课程基础单元概述5

杭州端德教育硬件工程师课程基础单元概述5 概述 作为一名合格的电子硬件工程师,数子电路设计和模拟电路设计是基础,必须要掌握。FPGA是电子专业的一个小小的方向,其实大部分的电子工程师都要掌握的技能。 3.1 概述 在数字系统中,根据逻辑功能的不同,数字电路分为组合逻辑电路和时序逻辑电路两大类。若一个数字逻辑电路在某一时刻的输出,仅仅取决于这一时刻的输入状态,而与电路原来的状态无关,则该电路称为组合逻辑电路。组合逻辑电路的结构特点:只能由门电路组成; 电路的输入与输出无反馈路径;电路中不包含记忆单元 3.2 组合逻辑电路的分析方法和设计方法 所谓组合逻辑电路的分析就是根据已知的组合逻辑电路,确定其输入与输出之间的逻辑关系,验证和说明该电路逻辑功能的过程。对给定的一个组合逻辑电路,确定其输入与输出之间的逻辑关系,验证和说明该电路逻辑功能的过程。 所谓设计就是根据给定的功能要求,求出实现该功能的最简单的组合逻辑电路。 3.2.1组合逻辑电路的分析方法 1、基本分析方法 逻辑图 从输入到输出逐级写出 逻辑表达式 化简 最简与或表达式 真值表 电路的逻辑功能 2、分析举例 [例]分析下列电路的逻辑功能 逻辑图: 逻辑表达式: 最简与-或表达式: 真值表: A B C Y 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 0 电路的逻辑功能:电路的输出Y只与输入A、B有关,而与输入C无关。Y和A、B的逻辑关系为:A、B中只要一个为0,Y=1;A、B全为1时,Y=0。所以Y和A、B的逻辑关系为与非运算的关系。 可用与非门实现: 3.2.2 组合逻辑电路的设计方法 1、基本设计方法 电路功能描述 穷举法 真值表 逻辑表达式或卡诺图 最简与-或表达 式 逻辑变换 逻辑电路图 3.3 编码器 用符号或数字表示特定对象的过程。实现编码操作的电路称为编码器。 3.3.1 二进制编码器 1、何为二进制编码器?能够将各种输入信息编成二进制代码的电路称为二进制编码器。 2、n位二进制代码只能对个信号进行编码。 3、举例:三位二进制编码器 输入8个互斥的信号输出3位二进制代码 真值表: 输入 I 输 出 Y2 Y1 Y0 I0 I1 I2 I3 I4 I5 I6 I7 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 0 0 1 1 1 3.3.2优先编码器 优先编码器:在多个信息同时输入时,只对输入中优先级别最高的信号进行编码。在优先编码器中优先级别高的信号排斥级别低的,即具有单方面排斥的特性。 优先级别:编码者规定。 举例:10线——4线优先编码器(8421 BCD码优先编码器) 真值表(设优先级别从I9至I0递降): 逻辑表达式: 集成10线-4线优先编码器输入端和输出端都是低电平有效,其逻辑符号如下: 逻辑符号 图形符号 3.4 译码器 将每一组输入二进制代码“翻译”成为一个特定的输出信号,用来表示该组代码原来所代表信息的过程称为译码。把代码状态的特定含义翻译出来的过程称为译码。译码是编码的逆过程。实现译码的电路称为译码器。 3.4.1 二进制译码器 它是将输入二进制代码“翻译”成为原来对应信息的组合逻辑电路。有n个输入端,个输出端。且对应于输入代码的每一种状态,2n个输出中只有一个为1(或为0),其余全为0(或为1)。二进制译码器可以译出输入变量的全部状态,故又称为变量译码器。 4、举例:译码器CT74LS138(中规模集成电路) 3.4.2 二 – 十进制译码器 把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。或:将输入的4位BCD码翻译成0~9十个相应输出信

文档评论(0)

dlive45 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档