计算机组成原理实验报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理实验报告

数学与计算机学院 计算机组成原理实验报告 课 程 名 称: 计算机组成原理实验 课 程 代 码: 年 级: 2012级 专 业: 软件工程 姓 名: 吴海燕 指 导 教 师: 牟行军 完 成 地 点: 计算机组成原理实验室 完 成 日 期: 2102年6月6日 20_13_学年至20_14_学年度第_2学期 实验一 算术逻辑运算单元实验 实验目的 掌握简单运算器的数据传输方式 掌握74LS181的功能和应用 实验要求 完成不待进位位算术运算,逻辑运算实验。按照实验步骤完成实验项目,了解算术逻辑运算单元的运行过程。 实验说明 ALU单元实验构成(如图3) 运算器由2片74LS181构成8位字长的ALU单元 2片74LS373作为2个数据锁存器(DR1、DR2),8芯插座ALU-OUT作为数据输入端,可通过短8芯扁平电缆,把数据输入端连接到数据总线上。 运算器的数据输出由一片74LS244(输出缓冲器)来控制,8芯插座ALU-OUT作为数据输出端,可通过短8芯扁平电缆把数据输出端连接到数据总线上。 图3 算术逻辑单元布局图 图4 算术逻辑单元原理图 ALU单元的工作原理(如图4) 数据输入锁存器DR1的EDR1为低电平,并且D1CK有上升沿时,把来自数据总线上的数据打入锁存器DR1。同样,使EDR2为低电平,并且D2CK有上升沿时,把来自数据总线上的数据打入锁存器DR2。 算术逻辑运算单元的核心是由2片74LS181构成,它可以进行2个8位二进制数的算术逻辑运算,74LS181的各种工作方式可通过设置其控制信号来实现(S0、S1、S2、S3、M、CN)。当实验者正确设置了74LS181的各个控制信号,74LS181会运算数据锁存器DR1、DR2内的数据。由于DR1、DR2已经把数据锁存,只要74LS181的控制信号不变,那么74LS181的输出数据也不会发生改变。 输出缓冲器采用74LS244,当控制信号ALU-O为低电平时,74LS244导通,把74LS181的运算结果输出到数据总线;ALU-O为高电平时,74LS244的输出为高阻。 控制信号说明 信号名称 作用 有效电平 EDR1 选通DR1寄存器 低电平有效 EDR2 选通DR2寄存器 低电平有效 D1CK DR1寄存器工作脉冲 上升沿有效 D2CK DR2寄存器工作脉冲 上升沿有效 S0~S3 74LS181工作方式选择 M 选择逻辑或者算术运算 CN 有无进位输入 CCK 进位寄存器的工作脉冲 上升沿有效 ALU-O 74LS181计算结果输出至总线 低电平有效 实验步骤 逻辑或运算实验 把ALU-IN(8芯的盒型插座)与CPT-B板上的二进制开关单元中J1插座相连(对应二进制开关H16~H23), 把ALU-OUT(8芯的盒型插座)与数据总线上的DJ2相连。 把D1CK和D2CK用连线连到脉冲单元的PLS1上,把EDR1、EDR2、ALU-O、S0、S1、S2、S3、CN、M接入二进制开关(请按下表接线) 信号定义 接入开关位号 D1CK PLS1孔 D2CK PLS1孔 EDR1 H8孔 EDR2 H7孔 ALU-O H6孔 CN H5孔 M H4孔 S3 H3孔 S2 H2孔 S1 H1孔 S0 H0孔 按启停单元中的运行按钮,使实验机处于运行状态。 二进制开关H16~H23作为数据输入,置33H(对应开关如下表) H23 H22 H21 H20 H19 H18 H17 H16 数据总线值 D7 D6 D5 D4 D3 D2 D1 D0 8位数据 0 0 1 1 0 0 1 1 33H 置各控制信号如下: H8 H7 H6 H5 H4 H3 H2 H1 H0 EDR1 EDR26 ALU-O CN M S3 S2 S1 S0 0 1 0 1 1 1 1 1 0 按脉冲单元中的PLS1脉冲按键,在D1CK上产生一个上升沿,把33H打入DR1数据锁存器,通过逻辑笔来测量确定DR1寄存器(74LS373)的输出端,检验数据是否进入DR1中。 二进制开关H16~H23作为数据输入,置55H(对应开关如下表)。 H23 H22 H21 H20 H19 H18 H17 H16 数据总线值 D7 D6 D5 D4 D3 D2 D1 D0 8位数据 0 1 0 1 0 1 0 1 55H 置各控制信号如下: H8 H7 H6 H5

文档评论(0)

cuotian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档