13可编程逻辑器件–分类.ppt

  1. 1、本文档共38页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
13可编程逻辑器件–分类

第一章 概述 光电学院 乐燕芬 le_yf@163.com 1 概述 - 教学目的 以《EDA技术与VHDL》为基础,学习数字电路的基本设计方法; 以可编程逻辑器件为基础,掌握用硬件描述语言VHDL设计数字电路系统的新方法; 面向工程应用,理论联系实际,提高电路系统设计水平。 1 概述 - 教学安排 学时:20理论+12实验 教材:EDA技术与VHDL 考核形式 日常+ 实验+ 课堂小测验 (20%)(40%) (40%) 日常+考试 (30%)(70%) 1 概述 – 参考资料 VHDL与硬件实现速成.任勇峰,庄新敏.国防工业出版社,2005 VHDL数字电路设计教程.(巴)Volnei A. Pedroni,乔庐峰等译,电子工业出版社,2005 数字系统设计--CPLD应用与VHDL编程,(加拿大)Robert K.Dueck,张春等译,清华大学出版社,2005 VHDL与可编程逻辑器件应用.孙延鹏;张芝贤;尹常永 ?航空工业出版社 ,2006 EDA技术实用教程.黄仁欣,清华大学出版社,2006 1 概述- 数字电路设计的基本方法 布尔函数 – 数字系统的数学基础(卡诺图) 数字电路设计的基本方法 组合电路设计 问题→逻辑关系→真值表→化简→逻辑图 时序电路设计 时序逻辑问题→原始状态转移图和表→状态优化→状态分配→状态方程→触发器选型→驱动方程式→逻辑电路图 使用中、小规模器件设计电路 1 概述 – 课程内容     掌握一种硬件描述语言(方法) VHDL Verilog HDL 了解大规模可编程逻辑器件的结构和工作原理(基础) 熟悉EDA软件的使用方法(工具) Max+PlusⅡ Quartus Ⅱ 12 VHDL基本概念 HDL Hardware Description Language 描述硬件功能、信号连接关系、定时关系 VHDL Verilog HDL System C System Verilog 12 VHDL基本概念- 与计算机语言的区别 运行的基础 计算机语言是在CPU+RAM构建的平台上运行 VHDL设计的结果是由具体的逻辑、触发器组成 的数字电路 执行方式 计算机语言基本上以串行的方式执行 VHDL在总体上是以并行方式工作 验证方式 计算机语言主要关注于变量值的变化 VHDL要实现严格的时序逻辑关系 12 VHDL基本概念- 与计算机语言的区别 12 VHDL基本概念- HDL的现状和发展 汇编、C、PASCAL、FORTRAN等,这些语言需要不同的环境,只适合描述过程和算法,不适合描述硬件,是HDL的前导 硬件描述语言HDL的发展到20世纪80年代,已出现了上百种硬件描述语言,并成功地应用于设计的各个阶段:建模、仿真、验证和综合等。对设计自动化曾起到了极大的促进和推动作用。 VHDL和Verilog HDL语言面向设计的领域多、层次多,并得到了普遍认同,成为IEEE标准 在SOC领域应用受限制,出现了Superlog、SystemC、Cynlib C++、C Level等 12 VHDL基本概念- HDL的优点 传统的硬件系统设计方法 自底向上(Bottom Up)设计方法 功能模块 → 系统 符号和电路原理图输入的设计描述方式 符号(零件库、宏单元) + 信号(网线)→网表→验证仿真→实际的连接数据(若干原理图) 无法满足 复杂度快速增长 设计成果可继承性 12 VHDL基本概念- HDL的优点 HDL设计系统硬件-自上至下(Top Down)设计方法 行为级描述 整个系统的数学模型描述,在设计初级阶段,通过系统行为的仿真发现设计存在的问题,不考虑操作和算法的实现 现在的综合工具支持有限。 RTL描述-数据流描述 内部寄存器位置和数量确定、数据流动时序有严格的节拍 现今的综合工具都支持 门级综合网表 逻辑综合前,选择综合库,选择优化约束,得到和具体工艺相关的门级网表,系统前端设计结束 由IC后端工具完成ASIC的版图设计,或转换成PLD的编程码点 12 VHDL基本概念- VHDL的优点 HDL的优点 设计开发速度快,可以用方程和表达式表示电路功能,进行高度的抽象 提供设计和仿真 可以生成独立的器件,形成自己的器件库和IP(intellectual property,知识产权)核,移植方便,重用性好 可以采用多种开发工具进行设计和仿真 团队设计接口定义便利 VHDL的优点 通用性和设计的可交换性 支持多种设计方法和设计技巧 系统硬件描述能力强 12 VHDL基本概念-VHDL程序的基本结构 Library 库 Entity 实体 Architecture 结构体 Pac

文档评论(0)

dlmus + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档