基于ARM的硬件系统设计.pptVIP

  • 2
  • 0
  • 约1.27万字
  • 约 100页
  • 2017-02-15 发布于江西
  • 举报
基于ARM的硬件系统设计

ARM920T内核结构 S3C2410的内部结构 实验平台的体系结构 读写总线的时序图 2410的存储器系统 — 可通过软件选择大小端 — 地址空间:每个Bank 128Mbytes (总共 1GB) —除 bank0 (16/32-bit) 外,所有的Bank都可以通过编程选择总线宽度= (8/16/32-bit) — 共 8 个banks 6个Bank用于控制 ROM, SRAM, etc. 剩余的两个Bank用于控制 ROM, SRAM, SDRAM, etc . — 7个Bank固定起始地址; — 最后一个Bank可调整起始地址; — 最后两个Bank大小可编程 —所有Bank存储周期可编程控制; S3C2410的存储器配置 Bank6/Bank7地址分布 Bank0总线宽度配置 与2片8位的ROM连接方法 与1片16位的ROM连接 S3C2410与2片8的FLASH的连接方法 与1片16M的SDRAM的连接方法 与1片16M的SDRAM的连接方法 NAND和NOR——性能比较 NOR和NAND是现在市场上两种主要的非易失闪存技术 NOR的读速度比NAND稍快一些 NAND的写入速度比NOR快很多 NAND的擦除速度远比NOR的快 大多数写入操作需要先进行擦除操作 NAND的擦除单元更小,相应的擦除电路更少 接口差别 NOR flash带有SRAM接口,线性寻址,可以很

文档评论(0)

1亿VIP精品文档

相关文档