智能住宅无线通信系统.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
智能住宅无线通信系统

摘要 无线数据传输系统是建立在研究智能住宅无线网络通信系统的基础上,以数字无绳电话的主机为核心建立起的一种家庭无线通信网络。本论文采用自顶向下(top-down)的正向高层次设计方法对无线数据传输系统芯片的核心部分—--突发模式控制器(Bust Mode Controller,以下简称“BMC”)的设计与实现进行了研究。对系统中心控制器的设计进行了研究,对系统语音编解码(CODEC)模块作了简要的分析以及在BMC中设计了相应的数据接口电路。在该课题的研究中,BMC的设计采用了目前ASIC设计中最先进的高层次设计方法,使用硬件电路描述语言VHDL对其进行描述。控制器首先采用8位单片机AT89C52实现系统的功能验证,采用单片机C语言编写源程序,然后将源程序载入8位MCU核中进行ASIC的设计。本论文以芯片的FPGA和ASIC的设计和实现为线,阐述了突发模式控制器设计、仿真、综合验证以及布局布线的步骤,以及基于ASIC技术的高层次设计方法,并且分析了系统的工作状态转换和中心控制器的软件设计流程。 在本论文的研究中,重点分析了突发模式控制器的设计。以对数据通信协议和时分双工的通信工作方式的分析和理解为基础,对突发模式控制器的设计思路和各个子模块电路的设计和实现做了详细的分析阐述。 本论文完成了突发模式控制器的设计,由测试激励程序完成了功能仿真,以及布局布线后的时序仿真。并且通过系统仿真软件MATLAB提供信号源,在信噪比为15dB的情况下通过计算机仿真系统的误码率为0.63%,完全可满足语音通信的要求,同时在数据量不大的数据通信中质量也能基本得到满足。最后设计PCB实验板进行了测试,通过FPGA证明所实现的无线数据传输系统芯片符合基本功能要求。并且完成了包括BMC,中心控制器、CODEC的无线数传芯片的ASIC实现。 通过本论文的研究,开发了拥有自主知识产权的无线数据传输系统专用集成电路。为建立智能住宅的家庭无线通信网络提供了低成本的解决方案。 关键词:智能住宅,突发模式控制器,中心控制器,硬件描述语言VHDL,专用集成电路,综合,布局布线 研究类型:应用研究 ABSTRACT The design of Wireless Data-transmit System is based on the research of building wireless net in intelligent home, which to build a home-wireless communication network and the core is the master of digital wireless telephone. This dissertation researches the design and implementation of Burst Mode Controller (thereinafter BMC for short) that is the core in the system by the top-down high-level deign method and it analyses communication protocol comprehensively. This dissertation also researches the design of the system center controller, and it simply analyses the CODEC and Radio Frequency and design their data I/O in BMC. The most advanced ASI design technique is used in this research and it is described by VHDL, which belongs to hard ware description language. Firstly, the system center controller uses AT89C52 to realize the system’s function. And then the program is downloaded to 8-bit MCU for ASIC design. This paper is clued by the design and implementation of FPGA and ASIC, and it expatiates on the subject of BMC, which involves all processes of design, simulation, s

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档