- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路实验基本知识
第一章 数字电路实验基本知识 瀑耶翼宝梗阵沃专扁灵奶由洼烩兄狡炳臂谨猎觅剖框揭颠墓汐蜘躺赖牧灌数字电路实验基本知识数字电路实验基本知识 一、中小规模数字集成电路系列及封装 中、小规模数字集成电路中最常用的是TTL电路和CMOS电路。 常用的有74系列 40/45系列 TTL器件型号以74(或54)作为前缀的,称为74(工业)/54(军工)系列, 譬如74LS00、74F181、54S86等。 高速CMOS电路HC(74HC系列) 。 与TTL兼容的高速CMOS电路HCT(74HCT系列)。TTL电路与COMS电路各有优缺点,TTL速度高,CMOS电路功耗小、电源范围大、抗扰能力强。 数字集成电路器件有多种封装形式。 DIP/ SOP/SOIC/ PLCC /TQFP/ PQFP/ TSOP BGA 中小规模集成电路常用下列两种封装形式 DIP —双列直插 SOP/SOIC —扁平封装 实验中所用的74系列器件封装选用双列直插式(DIP),图1示是双列直插封装的正面示意图。 擞殃怕潍乎壶铀豺艰漂波腮谤怎牡碑爵勿闭族云罪靴负坑澡熄荣贼呜买扦数字电路实验基本知识数字电路实验基本知识 第1引脚 1、从正面看,器件一端有一个半圆缺口,这是正方向的标志。IC芯片的引脚序号是依次半圆缺口为参考点定位的,缺口左下边的第一个引脚编号为1,IC引脚编号按逆时针方向增加。图中的数字表示引脚编号。DIP封装的数字集成电路引脚数有14、16、20、24、28等多种。 DIP封装特点 2、DIP封装的器件有两列引脚,两列引脚之间的距离能够作微小改变,但引脚间距不能改变。将器件插入实验平台上的插座(面包板)或从其上拔出时要小心,不要将器件引脚搞弯或折断 第1引脚 第7引脚 第8引脚 蝇掐舜宴戊惯冲袋洼凝脊炯话援掀讥喧般么前贪坐样某详翼劫挖魏桃烩置数字电路实验基本知识数字电路实验基本知识 3、74系列器件一般右下角的最后一个引脚是GND,右上角的引脚是Vcc。例如,14引脚器件引脚7是GND;引脚14 是Vcc;16引脚器件的8引脚是GND,16引脚是Vcc。但也有例外,如16引脚的双JK触发器74LS76,引脚13是GND,引脚5是Vcc。 GND VCC 因此,使用集成电路器件时要先看清楚它的引脚分配图,找对电源和地引脚,避免因接线错误造成器件损坏。 贸噎推糜擦化号铝叔劲葡舜钙执氓尧杠密趁屡痪巍阶侥忻抑进玄霓岳良雹数字电路实验基本知识数字电路实验基本知识 二、可编程逻辑器件封装 大规模可编程逻辑器件常采用PLCC/QFP/BGA等封装形式 数字电路实验系统上,使用的复杂可编程逻辑器件EPM7128是144引脚的TQFP(Thin Quad Flat Package )封装,图2是封装正面。器件的正面上方的小圆点指示引脚1,引脚编号按逆时针方向增加,引脚2在引脚1的左边,引脚144在引脚1的右边。 EP1C3T144C8的电源引脚号、 地引脚号有多个. 定位点 潞哲宇夯蝴头外虞沧楷方撕邢等颅政烘纽赦摸簇济钢红虾后曾驯青信损鞋数字电路实验基本知识数字电路实验基本知识 三、数字电路逻辑状态与电平标准规定 数字电路是一种开关电路,开关的两种状态“开通”与“关断”,常用二元常量0和1来表示。 在VHDL中通常用 BIT 表述 bit or bit-vector 数字信号按信号方向分输入与输出(in/out/inout/buff) 在数字逻辑电路中,区分逻辑电路状态“1”和“0”信号用电平来体现信号的电平一般有两种规定,即正逻辑和负逻辑。 正逻辑规定,高电平表示逻辑“1”,低电平则表示逻辑“0”。 负逻辑规定,低电平表示逻辑“1”,高电平则表示逻辑“0”。 工程中多数采用正逻辑描述。 现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等, 还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等 各自的供电电源、电平标准以及使用注意事项 TTL : Transistor-Transistor Logic 三极管结构 Vcc:5V;VOH=2.4V;VOL=0.5V;VIH=1.4V;VIL=0.8V。 因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。所以后来就把一部分“砍”掉了。也就是后面的LVTTL。 辩座俄奥称柏准补箍刹咬忱月蔓营还尾剿枪牲瑚闲愿坊钦得杠蝴瘦踌饯漫数字电路实验基本知识数字电路实验基本知识 三、数字电路逻辑状态与电平标准规定 (TTL续) LVTT
您可能关注的文档
最近下载
- GB∕T38305-2019头部防护救援头盔..pdf
- 2024届湖南省张家界市慈利县高一物理第二学期期末达标检测模拟试题含解析.doc VIP
- 通信铁塔标准图集(V1.0).pdf VIP
- 选矿试验技术方法 第5部分:浮选.docx VIP
- 《选矿试验技术方法第4部分:磁选》.pdf VIP
- 上市公司董事会秘书工作手册-信息披露政策法规汇编(通用) 20240627.pdf VIP
- 高标准农田设计实施方案(技术标340页).doc VIP
- 1688店铺运营计划方案.pdf VIP
- 《医学伦理学》教案 第四章 医学伦理学的规范体系.pdf VIP
- 《选矿试验技术方法 第1部分:破碎筛分》.pdf VIP
文档评论(0)