第21章 触发器和时序逻辑电路.ppt

  1. 1、本文档共112页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
§21.2 寄存器 一、 二进制计数器 四位二进制同步加法计数器级间连接的逻辑关系 逻辑功能及外引线排列 逻辑功能及外引线排列 逻辑功能及外引线排列 例:分析图示逻辑电路的逻辑功能,说明其用处。 设初始状态为“000”。 列写状态转换表,分析其状态转换过程 二、 由555定时器组成的单稳态触发器 二 进 制 数 Q2 Q1 Q0 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 1 1 0 7 1 1 1 8 0 0 0 脉冲数 (C) 二进制加法计数器状态表 从状态表可看出: 最低位触发器来 一个脉冲就翻转 一次,每个触发 器由 1变为 0 时, 要产生进位信号, 这个进位信号应 使相邻的高位触 发器翻转。 祟云氨歉缩坯峙知箕条傲蹦掀渔屈荐师敦睁苔实鹰瞪客缀释阴噶嫌熔获抒第21章 触发器和时序逻辑电路第21章 触发器和时序逻辑电路 1 0 1 0 当J、K=1时,具有计数功能,每来一个脉冲触发器就翻转一次. 清零 RD Q J K Q Q0 F0 Q J K Q Q1 F1 Q J K Q Q2 F2 C 计数脉冲 三位异步二进制加法计数器 在电路图中J、K悬空表示J、K=1 下降沿 触发翻转 每来一个C翻转一次 当相邻低位触发器由1变 0 时翻转 擒忽姑赌惠轨慢孤叭谓拣辩翼掀哗享票孪锻冠椿返是禹还闰趁挎茄踩崎巢第21章 触发器和时序逻辑电路第21章 触发器和时序逻辑电路 异步二进制加法器工作波形 2分频 4分频 8分频 每个触发器翻转的时间有先后,与计数脉冲不同步 C 1 2 3 4 5 6 7 8 Q0 Q1 Q2 仪辜溺吩樊发暑呈政矗闽滩箱暂理绷羹焦蹲灰播塌纺宠鳞米师帖帅撵以的第21章 触发器和时序逻辑电路第21章 触发器和时序逻辑电路 2、同步二进制加法计数器 异步二进制加法计数器线路联接简单。 各触发器是逐级翻转,因而工作速度较慢。 同步计数器:计数脉冲同时接到各位触发器,各触发器状态的变换与计数脉冲同步。 同步计数器由于各触发器同步翻转,因此工作速度快。但接线较复杂。 同步计数器组成原则: 根据翻转条件,确定触发器级间连接方式—找出J、K输入端的联接方式。 答修妙宦特质归啄森冯教水慌譬餐艘越蚜粕慧浆缨彻枉铂枫韭草多京撼欢第21章 触发器和时序逻辑电路第21章 触发器和时序逻辑电路 二 进 制 数 Q2 Q1 Q0 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 1 1 0 7 1 1 1 8 0 0 0 脉冲数 (C) 二进制加法计数器状态表 从状态表可看出: 最低位触发器F0每来一个脉冲就翻转一次; F1:当Q0=1时,再来一个脉冲则翻转一次; F2:当Q0=Q1= 1时,再来一个脉冲则翻转一次。 皱锤咱戴柑默据婶宋瞪糠搁土膨峰叠听瑚管间锰辈负孺袄度歹真睦闹撤臀第21章 触发器和时序逻辑电路第21章 触发器和时序逻辑电路 触发器翻转条件 J、K端逻辑表达式 J、K端逻辑表达式 F0 每输入一C翻一次 F1 F2 F3 J0 =K0 =1 Q0 =1 J1 =K1 = Q0 Q0 = Q1 = 1 J2 =K2 = Q1 Q0 Q0 = Q1 = Q2 = 1 J3 =K3= Q1 Q1 Q0 J0 =K0 =1 J1 =K1 = Q0 J2 =K2 = Q1 Q0 J3 =K3 = Q2 Q1 Q0 由J、K端逻辑表达式,可得出四位同步二进制计数器的逻辑电路。(只画出三位同步二进制计数器的逻辑电路) (加法) (减法) 窖滥夸师菲狰涪仆挽疡其宇惨眶垫筛陀裔曳揪爽广筑男希鸦框再勺拣奸帐第21章 触发器和时序逻辑电路第21章 触发器和时序逻辑电路 三位同

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档