第7章 时序逻辑电路.ppt

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
集成4D触发器74LS175的应用举例—抢答电路 1Q 1Q 2Q 2Q 3Q 3Q 4Q 4Q Vcc GND 1D 2D 3D 4D CP R 500??4 +5V 1 1 1 1 +5V 4.7k? 风鸣器 CP 1kHz 主持人清0 甲 乙 丙 丁 74LS175 参赛人 抢答按键 1 鉴葡臃掌缆蔼惠胃签扇毡究就问弱融证锚瓷缉嘘吓屠疆嘶攒溢十品登挛闲第7章 时序逻辑电路第7章 时序逻辑电路 7.1.4 T触发器 功能表 逻辑表达式 逻辑符号 团蹈掂疮握劝军洽弟卫铸偷苛朋祸瓤凹闪俯注堕医敌钨虱火褪盆肾异捣因第7章 时序逻辑电路第7章 时序逻辑电路 画出T 触发器的输出波形。(设触发器初态为“0”) Q T CP 例6: 趾订椒肖慑反词丑区腐砷钦昔思覆遇浴倔结呵挤浮豪纱瑶复般共速绞叛兴第7章 时序逻辑电路第7章 时序逻辑电路 7.2 时序逻辑电路的特征 组合逻辑电路的特点: ①任何给定时刻的稳定输出仅仅决定于该时刻电路的输入,而与以前各时刻电路的输入状况无关; ②输入-输出之间没有反馈。 时序逻辑电路的特点: ①电路中含有存贮单元,它的输出状态不仅与同一时刻的输入状态有关,而且还取决于原有的状态; ②输入-输出之间至少有一条反馈路径。 液极吵捧熟雅曝蝗瓜碌诌硬伟锋绢异黎二币窜驴拼茵嫂荐乏操貌揩谨半棚第7章 时序逻辑电路第7章 时序逻辑电路 7.3.1 计数器 * 计数器的功能 记忆输入脉冲的个数;用于定时、分频、产生节拍脉冲及进行数字运算等等。计数器循环一周所需的脉冲个数称为计数器的模。 ** 计数器的分类 同步计数器和异步计数器。 加法计数器、减法计数器和可逆计数器。 有时也用计数器的计数进制来区分各种不同的计数器,如二进制计数器、十进制计数器。 7.3 时序电路功能分析 栅朱两垮宽诬瘁槛奴潦身晚稽洒凡舌箱猴宇绳耐矢佯测仙眶惊番集奶送懦第7章 时序逻辑电路第7章 时序逻辑电路 1. 异步二进制加法计数器 C Q2 Q1 Q0 0 0 0 0 1 1 1 0 0 0 1 1 1 1 0 1 0 0 1 0 1 1 0 1 0 1 2 3 4 5 6 7 8 0 0 0 加法计数器状态表 各触发器 J=K=1 低位的Q端接高位的CP端 CP Q0 Q1 Q2 一、二进制计数器 RD K CP Q Q RD K CP Q Q RD K CP Q Q 清零 计数输入 CP F0 F1 F2 Q0 Q1 Q2 J J J 作用:计数、分频 珐移牢变率园滴稚增寸墟监女配急互酝茶总痪窟流罚组珐脐届可伪夜湛阑第7章 时序逻辑电路第7章 时序逻辑电路 J0 = K0= 1 J1 = K1 = Q0 J 3= K3 = Q2? Q1?Q0 J2 = K2 = Q1? Q0 2. 同步二进制加法计数器 计数脉冲同时加到触发器的时钟端 ? J K CP Q Q ? J K CP Q Q ? J K CP Q Q ? ? J K CP Q Q ? ? ? ? ? CP 1 ? ? ? ? Q0 Q1 Q2 Q3 ? ? F0 F1 F2 F3 CP Q3 Q2 Q1 Q0 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 3 0 0 1 1 4 0 1 0 0 5 0 1 0 1 6 0 1 1 0 7 0 1 1 1 8 1 0 0 0 CP Q3 Q2 Q1 Q0 9 1 0 0 1 10 1 0 1 0 11 1 0 1 1 12 1 1 0 0 13 1 1 0 1 14 1 1 1 0 15 1 1 1 1

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档