网站大量收购独家精品文档,联系QQ:2885784924

第二十章 集成电路设计方法.ppt

  1. 1、本文档共114页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二十章 集成电路设计方法 信息工程学院 李薇薇 liweiwei@hebut.edu.cn 20.1 全定制设计方法 全定制设计的特点: 针对每个元件进行电路参数和版图参数的优化。 全定制设计方法——利用人机交互图形系统,由版图设计人员从每个半导体器件的图形、尺寸开始设计,直至整个版图的布局和布线。 它往往采用自由格式的版图设计规则进行设计,并由设计者不断完善版图设计,以便每个元件及内连接安排得最紧凑、最合适。 可以得到最佳的性能(包括速度和功耗)以及最小的芯片尺寸,有利于提高集成度和降低生产成本。 它适用于要求最高速度、最低功耗和最省面积的设计,随机逻辑网络经常用这种设计方法。 要求: 要求有人机交互的图形系统支持。 要求有完整的检查和验证的CAD工具。这些工具包括设计规则检查(DRC)、电学规则检查(ERC)、版图参数提取、版图和电路图一致性检查等。 要求设计者有相当深入的微电子技术和生产工艺方面的专业知识和一定的设计经验。这种设计的缺点是设计周期很长、查错困难较大,且设计费用很高。 20.1.1 全定制电路的结构化设计特征 结构化设计是由Mead和Conway首先提出来的,其目的是让设计者能够直接参加芯片设计以实现高性能系统。在结构化设计中采用以下几方面的技术。 §20.1.2 几种全定制设计方法 通常情况下,全定制设计中模块的外形和放置位置都没有限制,除了模块所占区域以外的芯片区域都是布线区。模块上也可以走三层以上的金属线。因此,全定制设计模式除了要遵循基本的几何设计规则,如:线宽、线间距、覆盖、露头等,没有任何其它的物理限制。 符号法版图设计方法(symbolic layout approach)也是一种人工设计方法。它使用晶体管、通孔和连线的符号进行输入和编辑并产生一个拓扑版图。然后再根据给定的设计规则将它转换成物理版图。直接由拓扑版图转换而成的物理版图往往有较多的冗余空间。因此,符号法版图编辑器中还需要提供版图压缩功能,以优化版图面积。 符号法版图设计利用一组预先定义好的符号来表示版图中的晶体管、接触孔、多晶硅和铝引线等。 设计人员根据网络要求画出一相应的符号图,自动转换程序再将这些符号自动地转换成版图图形。这时人们不需考虑版图规则的细节,也不存在违反设计规则的问题,所以效率大大提高。 目前有三种符号法:固定栅格式、梗图式、虚网格式。 固定栅格式:是把芯片表面划分成均匀间隔的栅格,栅格大小表示最小的特征尺寸或布局上的容差。设计人员根据要求将这些符号画在栅格图上,经自动转换得到版图形式。 梗图式——是设计人员根据网络图画出一对应的梗形草图,符号法设计系统将其整理成规则的梗形团,再进一步转换成版图形式。 梗形草图——自由画制,符号之间的间距并不固定,因而转换得来的版图可能有空余的空间。这时,符号法设计系统利用一种自动压缩程序在x和y方向分别将版图压缩到设计规则所允许的最小间距。 虚网络符号法——在吸取了其他符号法的经验基础上发展起来的。 “虚”网格是指网格之间的最终间距取决于相邻网格上电路元件密度和相互关系,不再是固定的。 这样,对于设计人员来讲,在网格上进行布局时,可不必考虑任何设计规则的要求。与人工全定制版图设计相比,符号法有明显的优点。它的设计工作量明显下降,版图错误可显著减少,但仍保持很高的灵活性。 另一个突出的优点是“工艺可更新”。因为设计描述是采用符号形似,基本的掩膜信息是从符号格式“译码”而来,所以只要修改相应的工艺文件,同一符号就可以得到不同尺寸的俺摸形式,这就大大有利于同一种电路的工艺更新。 20.2 半定制设计方法 20.2.1引 言 按版图设计自动化程度分:手工设计、半自动设计和全自动设计 按版图结构及制造方法分:半定制(semi-custom)和全定制(full-custom)。 半定制设计方法——适合于专用集成电路ASIC。 门阵列: 在一个芯片上把门排列成阵列形式,严格地讲是把单元(含有若干个器件)排列成阵列形式。单元被排列成行,行与行之间留有作为连线用的通道区,通道的高度是固定的。这就是“有通道门阵列”这一名称的由来。为了保证单元之间的布线具有100%的布通率,希望有较宽的通道,但这会导致无用的走线区域,因而浪费硅面积。 门阵列的另一特点是在它的基片四周,布有固定数目的输入/输出单元和压焊块。如果门阵列允许有双层金属连线,则两层金属之间通过“通孔”(via)相连;如果只允许单层金属连线,当垂直线段为金属时,则水平线段必须采用多晶硅。 20.2.1 有通道门阵列法 一、门阵列设计模式 母片结构 门阵列设计模式(gate array design style)又称为母片(master slice)法。它预先设计和制造好各种规模的母片,如1000门,3000门,5

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档