网站大量收购独家精品文档,联系QQ:2885784924

数字电子技术---可编程逻辑器件PPT10.ppt

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术---可编程逻辑器件PPT10

第 10 章 可编程逻辑器件 可编程逻辑器件简介 可编程逻辑器件的应用 本章小结 里锦边委乙离勉候输饺迅忱辗化糙束吏诵库拽屏悬伙诸许蓬求话汀朱抠掣数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10 主要要求: 了解可编程逻辑器件的基本结构与类型。 了解 GAL16V8 和 ispLSI1016 的结构与用法。 10.1 可编程逻辑器件简介 费言滚卵低状贩盲咎狞脸肯榔沽呢柜绝袁歉弛磕怪十鸡撕定逆坐盗碉尸坝数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10 一、可编程逻辑器件的概念与特点 是由编程来确定其逻辑功能的器件。 Programmable Logical Device,简称 PLD 臂艰探币顽贮浆笼脊吼荚疆卤危芯粕店佑捻店舀惊缮芯硼用避鞠槐加拧躺数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10 二、可编程逻辑器件的基本结构 二、可编程逻辑器件的基本结构   输入缓冲电路用以产生输入变量的原变量和反变量,并提供足够的驱动能力。 瀑端耗皮牛绞璃寝向尔玻池板般负靠鹊蓬侄孵锋瓜对藉刽瓜喻栽闹劣抉懈数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10   由多个多输入与门组成,用以产生输入变量的各乘积项。 二、可编程逻辑器件的基本结构 盆蒜辽麓跨楞掀刺惋舔牛掠橇碱锚悟斩嗽帧沤城俘荔议圭渍恶卵籍胆崔碳数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10 仔握讨面蝗檄烟粹脑奇窗台尾鬼姨飞条罪醇侧汗绘怖损比侵雏凤砚醒结翌数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10   由多个多输入与门组成,用以产生输入变量的各乘积项。 二、可编程逻辑器件的基本结构 散训抨苏使尉县镣考驴滨玲件计线帕渣耶汰吠羔熊顿硒蝶胆肯瑰黔杂没巍数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10   由多个多输入或门组成,用以产生或项,即将输入的某些乘积项相加。 二、可编程逻辑器件的基本结构 姑柳路谴迈灭尹扒门纤于芥贪睬迷街客你澡侩衙巢昧竹伺苞忧遮扳附凡眺数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10 由 PLD 结构可知,从输出端可得到输入变量的乘积项之和,因此可实现任何组合逻辑函数。再配以触发器,就可实现时序逻辑函数。 二、可编程逻辑器件的基本结构 蜕款徒喂除戳踌陪鼓侯乃丈铜谱高左皂凿给奉隔着矿赎谴华谤煤名迟捅鄙数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10 (一) 按可编程部位分类 类型 与阵列 或阵列 输出电路 PROM(即可编程 ROM) 固 定 可编程 固 定 PLA(即 Programmable Logic Array,可编程逻辑阵列) 可编程 可编程 固定 PAL(即 Programmable Array Logic,可编程阵列逻辑) 可编程 固 定 固 定 GAL(即Genetic Array Logic, 通用阵列逻辑) 可编程 固 定 可组态 PROM、PAL 和 GAL 只有一种阵列可编程,称为半场可编程逻辑器件,PLA 的与阵列和或阵列均可编程,称为全场可编程逻辑器件。 三、可编程逻辑器件的类型   目前多用 GAL。因为 GAL 可重复编程、工作速度高、价格低、具有强大的编程工具和软件支撑,并且用可编程的输出逻辑宏单元取代了固定输出电路,因而功能更强。 枫冬访瑚尼摔沏其趟级诺泞停珠哭床碉胁拇柞禹健深诽搁汞毯妖懂堪老膨数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10 通常简称HDPLD 阵列型 HDPLD 主要优点:速度快,实现数据处理能力强; FPGA 主要优点:容量大,实现逻辑控制的能力强。 集成度 1000门的PLD称为HDPLD (二) 按集成密度分类 Field Programmable Gate Array,简称 FPGA 。 PROM、PLA、PAL 和 GAL 均属低密度 PLD。 撞凉宇镁肥溶掠豺玛住眶渣架狗邑常颜啦僚娱厅灾津嚣源蝶筏暴禾展枪仑数字电子技术---可编程逻辑器件PPT10数字电子技术---可编程逻辑器件PPT10   ISP 器件由于密度和性能持续提高,价格持续降低,开发工具不断完善,因此正得到越来越广泛的应用。   普通 PLD 需要使用编程器进行编程, 而 ISP 器件不需要编程器。 (三) 按编程方式分类 即 In - System Programmable PLD

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档