第3章集成电路制造工艺.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章集成电路制造工艺

1.无生产线集成电路设计技术 随着集成电路发展的过程,其发展的总趋势是革新工艺、提高集成度和速度。 设计工作由有生产线集成电路设计到无生产线集成电路设计的发展过程。 无生产线(Fabless)集成电路设计公司。如美国有200多家、台湾有100多家这样的设计公司。 2. 代客户加工(代工)方式 芯片设计单位和工艺制造单位的分离,即芯片设计单位可以不拥有生产线而存在和发展,而芯片制造单位致力于工艺实现,即代客户加工(简称代工)方式。 代工方式已成为集成电路技术发展的一个重要特征。 3. PDK文件 首先,代工单位将经过前期开发确定的一套工艺设计文件PDK(Pocess Design Kits)通过因特网传送给设计单位。 PDK文件包括:工艺电路模拟用的器件的SPICE参数,版图设计用的层次定义,设计规则,晶体管、电阻、电容等元件和通孔(VIA)、焊盘等基本结构的版图,与设计工具关联的设计规则检查(DRC)、参数提取(EXT)和版图电路对照(LVS)用的文件。 4. 电路设计和电路仿真 设计单位根据研究项目提出的技术指标,在自己掌握的电路与系统知识的基础上,利用PDK提供的工艺数据和CAD/EDA工具,进行电路设计、电路仿真(或称模拟)和优化、版图设计、设计规则检查DRC、参数提取和版图电路图对照LVS,最终生成通常称之为GDS-Ⅱ格式的版图文件。再通过因特网传送到代工单位。 5. 掩模与流片 代工单位根据设计单位提供的GDS-Ⅱ格式的版图数据,首先制作掩模(Mask),将版图数据定义的图形固化到铬板等材料的一套掩模上。 一张掩模一方面对应于版图设计中的一层的图形,另一方面对应于芯片制作中的一道或多道工艺。 在一张张掩模的参与下,工艺工程师完成芯片的流水式加工,将版图数据定义的图形最终有序的固化到芯片上。这一过程通常简称为“流片”。 6. 代工工艺 代工(Foundry)厂家很多,如: 无锡上华(0.6/0.5 ?mCOS和4 ?mBiCMOS工艺) 上海先进半导体公司(1 ?mCOS工艺) 首钢NEC(1.2/0.18 ?mCOS工艺) 上海华虹NEC(0.35 ?mCOS工艺) 上海中芯国际(8英寸晶圆0.25/0.18 ?mCOS工艺) 7. 在建、筹建半导体厂家 宏力 8英寸晶圆0.25/0.18 ?mCMOS工艺 华虹 NEC 8英寸晶圆0.25?mCMOS工艺 台积电(TSMC) 在松江筹建 8英寸晶圆0.18 ?mCMOS工艺 联华(UMC) 在苏州筹建 8英寸晶圆0.18 ?mCMOS工艺等等。 8.境外代工厂家一览表 9. 芯片工程与多项目晶圆计划 FF(Fabless and Foundry)模式 工业发达国家通过组织无生产线IC设计的芯片计划来促进集成电路设计的专业发展、人才培养、技术研究和中小企业产品开发,而取得成效。 这种芯片工程通常由大学或研究所作为龙头单位负责人员培训、技术指导、版图汇总、组织芯片的工艺实现,性能测试和封装。大学教师、研究生、研究机构、中小企业作为工程受益群体,自愿参加,并付一定费用。 9. 芯片工程与多项目晶圆计划 FF(Fabless and Foundry)模式 工业发达国家通过组织无生产线IC设计的芯片计划来促进集成电路设计的专业发展、人才培养、技术研究和中小企业产品开发,而取得成效。 这种芯片工程通常由大学或研究所作为龙头单位负责人员培训、技术指导、版图汇总、组织芯片的工艺实现,性能测试和封装。大学教师、研究生、研究机构、中小企业作为工程受益群体,自愿参加,并付一定费用。 9. 芯片工程与多项目晶圆计划 多项目晶圆MPW(multi-project wafer)技术服务是一种国际科研和大学计划的流行方式。 MPW技术把几到几十种工艺上兼容的芯片拼装到一个宏芯片(Macro-Chip)上然后以步进的方式排列到一到多个晶圆上,制版和硅片加工费用由几十种芯片分担,极大地降低芯片研制成本,在一个晶圆上可以通过变换版图数据交替布置多种宏芯片。 代工单位与其他单位关系图 §1-1 双极集成电路典型的 PN结隔离工艺 思考题 双极集成电路的基本制造工艺,可以粗略的分为两类:一类为在元器件间要做隔离区。隔离的方法有多种,如PN结隔离,全介质隔离及PN结-介质混合隔离等。另一类为器件间的自然隔离。 本节介绍PN结隔离工艺。 1.1.1 工艺流程 1.1.1 工艺流程(续1) 1.1.1 工艺流程(续2) 1.1.1 工艺流程(续3) 1.1.1 工艺流程(续4) 1.1.1 工艺流程(续5) 1.1.1 工艺流程(续6) 1.1.2 光刻掩膜版汇总 1.1.3 外延层电极的引出 1.1.4 埋

文档评论(0)

haihang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档