多功能数字钟电路设计课程设计.doc

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
信息工程学院 课程设计报告书 题目: 多功能数字钟电路设计 专 业: 电子信息科学与技术 信息工程学院课程设计任务书 学 号 学生姓名 专业(班级) 电子信息科学与技术 设计题目 多功能数字钟电路设计 计 技 术 参 数 电阻、电容构成的555多谐振荡器产生1OOOHz的方波信号,再经过三个分频器产生1Hz的方波信号。 计数器74ls160和74ls161加上74ls48译码器构成数字时钟。 门电路构成的校时电路能够对时、分准确校时。 设 计 要 求 准确计时,以数字形式显示时、分、秒的时间。 小时的计时要求为“23翻0”,分和秒的计时要求为60进制进位。 校正时间。 定时闹时。 正点报时。 工 作 量 整体构思设计方案花了1天。 Proteus仿真花了3个工作日。 课程设计报告制作花了2天。 工 作 计 划 参 考 资 料 指导教师签字 教研室主任签字 年 月 日 学生姓名: 学号: 专业(班级): 课程设计题目: 指导教师评语: 成绩: 指导教师: 年 月 日 信息工程学院课程设计成绩评定表 摘 要 数字是一个对1H频率进行计数的电路 关键词:振荡电路 分频器 计数器 译码器 目 录 1 任务提出与方案论证………………………………………………………………1 1.1 设计多功能数字钟的背景………………………………………………………1 1.2 方案论证…………………………………………………………………………1 2 总体设计……………………………………………………………………………3 2.1 整体设计图………………………………………………………………………3 2.2 proteus仿真图…………………………………………………………………4 3 详细设计……………………………………………………………………………5 3.1振荡器设计………………………………………………………………………5 3.2分频器设计………………………………………………………………………5 3.3时分秒计数器设计………………………………………………………………6 3.4校时电路设计……………………………………………………………………11 3.5 定时控制电路的的设计…………………………………………………………11 3.6仿广播电台正点报时电路的的设计……………………………………………12 4 总结…………………………………………………………………………………13 参考文献………………………………………………………………………………14 1 任务提出与方案论证 1.1 设计多功能数字钟的背景 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。方案一:由集成逻辑门与RC组成的时钟源振荡器或由集成电路定时器555与RC组成的多谐振荡器作为时间标准信号源。 方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶振荡器经过分频得到这一时间脉冲信号。 如图(2)所示为电子手表集成电路(如5C702)中的晶体振荡器电路,常取晶振的频率为32768Hz,因其

文档评论(0)

新起点 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档