- 6
- 0
- 约3.57千字
- 约 6页
- 2017-02-28 发布于北京
- 举报
基于DDR2和FPGA的实时成像转置存储器设计.doc
基于DDR2和FPGA的实时成像转置存储器设计
摘 要:随着雷达实时成像处理器的发展,使得系统中的运算愈加复杂且数据量大,这就要求系统在进行快速运算的同时能对大量数据进行快速传输和存储。转置存储器是合成孔径雷达实时处理器和逆合成孔径雷达实时处理器的一个重要组成部分,它的效率直接决定了整个系统的性能。文中创新性地提出了一种将FPGA作为控制逻辑,DDR2作为外部缓存的转置存储器方案,该方案针对DDR2连续对同一bank的同一行进行读写操作时效率最高这一特点,设计了一种可以在雷达成像系统中通用的转置存储器,使用该存储器对4 096×512×32 b的数据在125 M时钟下做转置,只需80 ms,完全满足系统实时性的要求。
关键词:实时成像处理器;FPGA;转置存储器;DDR2
中图分类号:TP211 文献标识码:A 文章编号:2095-1302(2016)06-00-02
0 引 言
转置存储器(Corner Turning Memory,CTM)是合成孔径雷达实时处理器和逆合成孔径雷达实时处理器的一个重要组成部分,它的效率直接决定了整个系统的性能。在实时性要求不高的系统中,通常使用DSP作为成像处理的核心,配合DSP内建的SDRAM控制器,使用软件的方法,利用SDRAM对数据进行转置运算。但是采用DSP作为处理核心,DSP在功耗体积和抗辐射方面都
原创力文档

文档评论(0)