基于FPGA+DSP的数字中频收发机的设计.docVIP

  • 5
  • 0
  • 约5.55千字
  • 约 8页
  • 2017-02-28 发布于北京
  • 举报
基于FPGA+DSP的数字中频收发机的设计.doc

基于FPGA+DSP的数字中频收发机的设计   摘 要: 基于数字下/上变频的原理,以FPGA+DSP为核心提出了一种高性能数字中频收发机的实现方案。首先阐述了直接数字下变频和数字上变频的实现原理,提出了延时校正滤波器的设计方法和滤波系数。之后探讨了模数转换器采样电路、数字下/上变频的FPGA设计逻辑、DSP数据读写和处理流程、数模转换器转换及滤波电路的实现方法。最后对实际系统进行了回环测试,测试结果表明该系统具有良好的实时性。   关键词: 数字中频收发机; FPGA+DSP; 数字下变频; 数字上变频   中图分类号: TN85?34 文献标识码: A 文章编号: 1004?373X(2016)15?0078?03   Abstract: On the basis of the theories of digital down?conversion (DDC) and digital up?conversion (DUC), a high?performance digital intermediate frequency (IF) transceiver is proposed, which takes FPGA+DSP as the core. The implementation theories of direct DDC and DUC are exp

文档评论(0)

1亿VIP精品文档

相关文档