- 1、本文档共30页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
02.1微处理器的引脚讲述
2.1 微处理器 1978年 8086/8088 8086:全16位CPU 8088:准16位CPU 寻址能力 1)内存:1M(20条地址线) 2)端口:64K(16条地址线) 本节主要内容 1、时序的基本概念 2、引脚及其功能 2.1.3 几个概念 1.时序(Timing):信号高低电平变化 及相互间的时间顺序关系。 决定系统各部件间的同步和定时 2.总线时序:CPU如何实现总线操作的描述方式 3.总线操作:CPU通过总线对内、外的各种操作 外部:存储器读、I/O读操作, 存储器写、I/O写操作; 复位操作 总线请求及响应操作,中断响应操作 3个工作周期 4.时钟周期(Clock Cycle, T时):时钟脉冲的重复周期 CPU的时间基准,T时=1/主频 5.总线周期(Bus Cycle):(机器周期T机) CPU通过总线访问一次非CPU的时间(读写) 由若干个(至少4个)T时组成 6.指令周期(Instruction Cycle): CPU执行一条指令的时间 包括取指令、译码和执行等操作 由若干T机组成 2个特殊的时钟周期 等待时钟周期Tw; 空闲时钟周期Ti 基本总线周期由4个T状态组成:T1、T2、T3、T4 等待时钟周期Tw,在总线周期的T3和T4之间插入 空闲时钟周期Ti,在两个总线周期之间插入 2.2.2 8X86微处理器的引脚功能 特点: DIP40 引脚复用技术 引脚 复用技术 目的:解决引脚不够问题 (1)分时复用: 同一引脚在一个总线周期的不同时钟周期 代表不同信号。 (2)不同工作模式复用: 同一引脚在单/多CPU模式下 输出不同的信号 两种组态模式 1)最小模式 2)最大模式: 重点关注 ⑴ 引脚的功能 ⑵ 信号的流向 ⑶ 有效电平 ⑷ 三态能力 本节主要内容 一、8088引脚功能说明 地址总线和数据总线 控制总线 单CPU模式下的控制总线 二、8086引脚说明 三、单CPU工作模式 一、8088引脚功能说明 1.AB和DB AB:输出,三态 确定要访问的内存单元(I/O端口)的地址信息 DB:双向,三态 传送CPU与内存(I/O设备)之间交换的信息 1) AD7~AD0(Address Data Bus) 地址/数据复用引脚, I/O三态 2)A19/S6~A16/S3(Address/Status) 地址/状态分时复用引脚,输出、三态 访问M时, T1状态 输出A19~A16 访问外设时,T1状态 全部输出低电平, 无效 其他状态输出S6~S3 S6=0:AD7~AD0作为数据线使用; S5=1:开中断,允许可屏蔽中断请求; ?2.控制总线 输出线:CPU传送到其他部件的控制命令 输入线:外部向CPU输入控制及请求信号 ?2.控制总线 1) NMI(Non-Maskable Interrupt)(17) 非屏蔽中断请求线,输入,上升沿有效 2) INTR(Interrupt Request)(18) 可屏蔽中断请求线,输入,高电平有效 当IF=1时,CPU响应此中断请求. 3) /RD (READ)读选通信号(32) 三态输出,低电平有效 ?2.控制总线 4)RESET(21) 复位请求,输入、高电平有效 有效初始化:有效高电平至少保持4个时钟周期 有效时(复位):CPU停止当前的操作 ?2.控制总线 5)READY (22):准备好信号,输入 高电平有效
文档评论(0)