EDA与数字系统设计(第2版)教学课件作者李国丽ch2-5课件.pptVIP

EDA与数字系统设计(第2版)教学课件作者李国丽ch2-5课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA与数字系统设计(第2版)教学课件作者李国丽ch2-5课件.ppt

第二章 VHDL硬件描述语言 2.1 VHDL概述 2.2 VHDL的数据类型和数据对象 2.3 VHD设计的基本语句 2.4 VHDL高级语句 2.5 VHDL设计实例 2.5 VHDL设计实例 2.5.1 常见的组合逻辑电路设计 2.5.2 常见的时序逻辑电路设计 2.5.3 状态机设计 2.5.1 常见的组合逻辑电路设计 根据逻辑功能的不同特点,可以把数字电路分成组合逻辑电路和时序逻辑电路。常用的组合逻辑电路有3线-8线译码器、8线-3线编码器、七段显示译码器、数据选择器、数据分配器、加法器和数值比较器等。 2.4.1 进程(PROCESS)语句 1. 3线-8线译码器 译码器的功能是将输入的二进制代码翻译成对应的高低电平信号。3线-8线译码器输入A2A1A0三位二进制代码,输出Y7~Y0八个输出信号,EN是控制输入端,当EN=1时,译码器工作,当EN=0时,译码器输出全部是高电平。 例2-5-1 3线-8线译码器的VHDL程序名是DECODER.VHD,程序描述如下: LIBRARY IEEE ; USE IEEE.STD_LOGIC_1164.ALL ; ENTITY DECODER IS PORT ( A : IN STD_LOGIC_VECTOR( 2 DOWNTO 0) ; EN : IN STD_LOGIC ; Y : OUT STD_LOGIC_VECTOR( 7 DOWNTO 0) ) ; END DECODER ; ARCHITECTURE A OF DECODER IS SIGNAL SEL : STD_LOGIC_VECTOR( 3 DOWNTO 0) ; BEGIN SEL(0) = EN ; SEL(1) = A(0) ; SEL(2) = A(1) ; SEL(3) = A(2) ; WITH SEL SELECT Y=WHEN 0001, 2. 8线-3线编码器 编码器的功能是将输入的一组高低电平信号翻译成对应的二进制代码。8线-3线编码器输入I7~I0八路信号,输出是Y2Y1Y0三位二进制代码,S是控制输入端,当S=1时,编码器工作,当S=0时,编码器输出 “000”。 8线-3线编码器的示意图如图2-5-2所示, 例2-5-2 8线-3线编码器的VHDL程序名是CODER.VHD,程序描述如下。 LIBRARY IEEE ; USE IEEE.STD_LOGIC_1164.ALL ; ENTITY CODER IS PORT ( I : IN STD_LOGIC_VECTOR(7 DOWNTO 0) ; S : IN STD_LOGIC ; Y : OUT STD_LOGIC_VECTOR( 2 DOWNTO 0) ) ; END CODER ; ARCHITECTURE B OF CODER IS SIGNAL SEL : STD_LOGIC_VECTOR( 8 DOWNTO 0) ; BEGIN SEL = S I ; --S和I合成9位标准逻辑位向量 WITH SEL SELECT Y= 000 WHEN 100000001 , 001 WHEN 100000010 , 010 WHEN 100000100 , 011 WHEN 100001000 , 100 WHEN 100010000 , 101 WHEN 100100000 , 110 WHEN 101000000 , 111 WHEN 110000000 , 000 WHEN OTHERS ; END B ; 3.BCD-七段显示译码器 BCD-七段显示译码器的功能是将用四位二进制代码所表示的十进制数翻译成对应的七段显示码。 译码器输入信号是D3D2D1D0四位BCD码,输出是ABCDEFG七个高低电平信号,用输出的信号去驱动七段显示器中的七只发光二极管。 例2-5-3 BCD-七段显示译码器的VHDL程序名是DECODER47.VHD,ABCDEFG七个输出信号用数组SEG(0)~SEG(6)表示,程序描述如下。 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY DECODER47 IS PORT(D : IN STD_LOGIC_VECTOR(3 DOWNTO 0 );

您可能关注的文档

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档