数字电路基础第3章课件教学.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路基础第3章课件教学.ppt

* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 第3章 组合逻辑电路及其应用 3.5 数据选择器 3.5.2 集成数据选择器 1. 管脚排列图和逻辑图 一、集成双4选1数据选择器74LS153 选通控制端S为低电平有效当S=0时,芯片被选中,处于工作状态;S=1时芯片被禁止,输出Y≡0。 第3章 组合逻辑电路及其应用 3.5 数据选择器 2. 真值表 第3章 组合逻辑电路及其应用 3.5 数据选择器 1. 管脚排列图和逻辑图 二、集成8选1数据选择器74LS151 选通控制端S为低电平有效当S=0时,芯片被选中,处于工作状态;S=1时芯片被禁止,输出Y ≡ 0。 第3章 组合逻辑电路及其应用 3.5 数据选择器 2. 真值表 3. 逻辑表达式 第3章 组合逻辑电路及其应用 3.6 数据分配器 1. 1路-4路数据分配器真值表 3.6.1 数据分配器原理 2. 1路-4路数据分配器逻辑表达式及逻辑图 第3章 组合逻辑电路及其应用 3.6 数据分配器 3.6.2 集成数据分配器 74LS138译码器实现1路-8路数据分配器 第3章 组合逻辑电路及其应用 本章小结 本章主要介绍组合逻辑电路的基本概念和特点,组合逻辑电路的分析方法和设计方法,以及各种常用组合电路的构成、工作原理及其应用。讲述了组合逻辑电路中竞争冒险现象产生原因及消除冒险的方法。 组合逻辑电路任一时刻的输出状态,取决于该时刻各输入状态的组合,而与电路原来的输出状态无关。 组合逻辑电路由逻辑门电路构成。组合逻辑电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图等方法来描述。 常用的组合电路有编码器、译码器、数据分配器、数据选择器及加法器等电路。 加法器是构成算术、逻辑电路常用在计算机和数字系统中,实现数据间的算术或逻辑运算的基本部件。 编码器与译码器的逻辑功能相反,用编码器与译码器对二进制或二-十进制编码进行代码的转换处理。 第3章 组合逻辑电路及其应用 习 题 1.写出下图所示各电路输出信号的逻辑表达式,并列出真值表。 2.分析下图所示电路的逻辑功能,画出其简化的逻辑电路图。 第3章 组合逻辑电路及其应用 习 题 3.用4选1数据选择器74LS153分别实现下列逻辑函数。 (2) (1) (3) 4.试用8选1数据选择器74LS151和适当门电路实现下列逻辑函数。 (1) (2) (3) 第3章 组合逻辑电路及其应用 习 题 5.试用4选1数据选择器74LS153扩展成16选1数据选择器。 6.试分析用下列方法设计全加器。 (1)用与非门。 (2)用异或门和与非门。 (3)用4选1数据选择器74LS153。 (4)用3线-8线译码器74LS138和与非门。 在线教务辅导网: 更多课程配套课件资源请访问在线教务辅导网 馋死 PPT研究院 POWERPOINT ACADEMY * 第3章 组合逻辑电路及其应用 3.1 组合逻辑电路的分析与设计 3.2 加法器 3.3 编码器 3.4 译码器 3.5 数据选择器 3.6 数据分配器 本章小结 习题 第3章 组合逻辑电路及其应用 3.1 组合逻辑电路的分析与设计 组合逻辑电路是指在任一时刻,电路的输出状态仅取决于该时刻各输入状态的组合,而与电路原来的输出状态无关的逻辑电路。 组合逻辑电路:输出与输入之间没有反馈电路,电路不存在记忆单元: ①从逻辑上讲,组合电路在任一时刻的输出状态仅由该时刻的输入状态决定,而与过去的输入状态无关。 ② 从结构上讲,组合电路都是单纯由逻辑门组成,且输出不存在反馈路径。 组合逻辑电路的一般模型 3.1.1 组合逻辑电路的基本概念 第3章 组合逻辑电路及其应用 3.1 组合逻辑电路的分析与设计 一、组合逻辑电路的分析步骤 (1)根据给定的逻辑电路图,写出逻辑表达式,分析每级输出与输入之间的关系; (2)化简逻辑表达式,可采用公式化简或卡诺图化简逻辑表达式; (3)由表达式列出真值表,列出输出信号与输入信号的状态; (4)对逻辑电路进行分析判断,根据真值表或表达式分析逻辑电路的功能,可以作简要的文字说明。 3.1.2 组合逻辑电路的分析方法 第3章 组合逻辑电路及其应用 3.1 组合逻辑电路的分析与设计 (1)由

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档