数字模块实例-Verilog课案.docVIP

  • 7
  • 0
  • 约4.55万字
  • 约 61页
  • 2017-03-07 发布于湖北
  • 举报
一、加、减法器 2 1、半加器 2 2、全加器 2 3、串行进位加法器(行波进位加法器) 4 4、超前进位加法器(先行进位加法器) 4 5、进位链加法器、跳跃进位加法器 7 6、进位旁路加法器、线性进位选择加法器等 9 7、减法器 9 二、乘法器 10 1、定点原码乘法器 10 2、加法树乘法器 12 3、查找表乘法器 13 4、布尔乘法器 14 三、CORDIC数字计算机 18 四、Johnson计数器 21 五、移位寄存器 22 1、串并转换模块 22 2生成伪随机数及伪随机序列应用设计 24 3桶形移位寄存器(循环移位寄存器) 27 六、编码译码器 29 1、差错控制编码 29 2、HDB3编码与译码 37 3曼彻斯特编译码器 39 RS(204,188)译码器 46 4、Gray码与二进制码的转换 46 5、NRZI编码 46 七、加密解密模块 48 1、DES加密模块 48 一、加、减法器 1、半加器 半加器:输入为两个二进制数,输出产生两个二进制数,一个和位、一个进位,不包括来自低位的进位。逻辑表达式为:,其电路符号为: 2、全加器 在将两个多位二进制数相加时,除了最低位以外,每一位都应该考虑来自低位的进位,这种运算为全加,其电路为全加器。逻辑表达式为: 电路图: 由半加器组成的结构如下: Verilog模型 或 3、串行进位加法器(行波

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档