数位逻辑CH1-CH5.ppt.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数位逻辑CH1-CH5.ppt

5-1 高低電壓 所謂高低電壓意指在數位電路中,某個輸入接點或某個輸出接點上的電位是為高電壓或低電壓的意思。一般均以趨近於電路本身的電源電壓(即VCC電壓)為高電壓,而以趨近於電路本身接地點的電壓(即VSS電壓)為低電壓。接地點電壓理想為零伏特(即VSS=0V),但實際上是不可能的,因為電路本身會有一些無形的消耗。故低電壓的電位愈趨近於零伏特是愈理想的。 高低電壓示意圖 TTL IC輸出端與輸入端邏輯電壓準位 例題: 5-2 延遲時間 針對單一個電路而言,信號從輸入端進入後,直至輸出端送出結果為止,其電路內部所耗掉的時間,稱為此電路的“延遲時間”。換言之,所謂延遲時間(Delay Time)即是此電路內部的處理及傳遞所需的時間。故延遲時間也可以稱作傳輸延遲(Propagation Delay)。 多級邏輯閘電路範例 各種不同邏輯族類IC延遲時間對照表 5-3 消耗功率 一般所說的消耗功率,是指整個積體電路(Integrated Circuit,簡稱IC)而言,針對單一個邏輯閘動作時的消耗功率只是單閘的消耗功率,而整個積體電路的消耗功率,則必須由積體電路內部的邏輯閘數量來加以計算而得到。若一個積體電路內含有四個邏輯閘電路,則此四個邏輯閘電路分別的消耗功率加起來的總和才是此積體電路的消耗功率。 各種邏輯族類IC消耗功率對照表 5-4 扇出數 “扇出數”這個名詞常在數位邏輯的書本內被提到,扇出數這三個字極為抽象,光看字面上實在令人無法聯想出扇出數究竟是什麼?其實扇出數就是單閘的驅動能力,驅動能力就是推動能力。所以說扇出數就是:在不影響正常工作下,單一個邏輯閘最多能推動幾個同種類的邏輯閘的意思。 扇出數圖示 各種邏輯族類IC扇出數對照表 TTL族類邏輯閘真值表(NAND Gate) 集極開路式輸出TTL族類邏輯閘 線接及閘示意圖及真值表 三態閘輸出TTL族類邏輯閘 TTL IC電源電壓與工作溫度對照表 TTL IC電壓準位 標準型TTL IC基本電路(NAND Gate) 低功率型TTL IC基本電路(NAND Gate) 高速度型TTL IC基本電路(NAND Gate) 蕭特基電晶體 蕭特基型 TTL IC基本電路(NAND Gate) 五種TTL IC支族特性比較表 4-7 ECL族類邏輯閘 ECL(Emitter Coupled Logic)稱為射極耦合邏輯,其電路主要是由兩個電晶體來組成“差動對”(Differential Pair),差動對可作為差動放大器使用,也可以作為開關使用,在本章節的ECL族類邏輯閘內部電路,是作為電流開關使用。 ECL族類OR/NOR Gate雙輸出基本電路 4-8 I I L族類邏輯閘 I I L(Integrated Injection Logic)稱為積體注入式邏輯,I I L因前面有兩個I,故又可寫成I2L。早I L可以在一個小晶片上製造出更大更複雜的數位電路,因此能夠在相同大小的IC體績內,容納更高密度的電路是I I L的主要優點。相對的,I I L較不適合用來製造小型(SSI)的積體電路。 I I L的基本電路 I I L反相閘等效電路 4-9 MOS族類邏輯閘 4-9.1 空乏型MOS 4-9.2 空乏型MOS族類邏輯閘 4-9.3 增強型MOS 4-9.4 增強型MOS族類邏輯閘 4-9.1 空乏型MOS 空乏型MOS與增強型MOS兩者在結構上有何不一樣呢?其實要分辨很簡單,兩者的差異只在“源極(S)與洩極(D)間有無通道存在”而已。凡是源極與洩極之間有通道存在的MOS,就屬於空乏型MOS 。反之,若源極與洩極之間沒有通道存在的MOS,就屬於增強型MOS 。 空乏型PMOS三種表示符號 空乏型NMOS三種表示符號 4-9.2 空乏型MOS族類邏輯閘 空乏型MOS族類有兩種,即空乏型PMOS族類與空乏型NMOS族類兩種。因此空乏型MOS族類邏輯閘包括了由空乏型PMOS所組成的邏輯閘(如空乏型PMOS反相閘、空乏型PMOS反及閘、空乏型PMOS反或閘……等),與由空乏型NMOS所組成的邏輯閘(如空乏型NMOS反相閘、空乏型NMOS反及閘、空乏型NMOS反或閘……等)兩種。 空乏型NMOS(N通道)反相閘 空乏型NMOS(N通道)反及閘 空乏型NMOS(N通道)反或閘 4-9.3 增強型MOS 於上一小節4-9.1中已說明過,增強型MOS與空乏型MOS兩者在結構上的差異,只在增強型MOS的源極(S)與洩極(D)間無固定性通道存在而已。因此,凡是源極與洩極之間有固定性通道存在的MOS,

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档