- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一个工作在18V电源电压、应用于2G集成频率综合器的预分频电路设计.pdf
2005年11月 第十四届全国半导体集成电路、硅材料学术会议 珠海
一个工作在1.8V电源电压、应用于2G集
成频率综合器的预分频电路设计
马绍宇韩雁马成炎叶甜春简科军
中科院微电子所杭州分部浙江大学信息学院微电子所
浙江省杭州市滨江区江南大道创新大厦10F310053
摘要:本文描述了一个应用于高集成度 路的分辨率受到限制。CMOS全差分源极耦
2G频率综合器的预分频电路的设计,预分 合逻辑(SCL)采用电流驱动技术,逻辑摆
频电路采用了源极耦合逻辑(SCL),可以幅比静态逻辑小的多,从而在很高的工作
有效减小开关噪声和功耗,提高电路工作 频率下得到较小的功耗一延时积,在SCL
频率。电路设计采用的是台积电0.2Sum电路中数字开关噪声可以比传统的CMOS
1P5M
CMOS工艺,在1.8V的电源电压下能静态逻辑减小30到300倍[1]。
够正常工作,满足手持设备的低电源电压 SCL电路应用于数模混合电路另外
要求。 的一个优势在于很高的工作频率,本文介
ofa for 绍了一种应用于2GcM0s集成频率综合器
Abstract:Designprescaler
ful 2G
ly 电路中的预分频电路。在频率综合器中,
integratedfrequency
iS inthiS
synthesizerpresentedpaper. 只有预分频和压控振荡器是工作在射频频
TheSCLis toreducethe 段的,因此,预分频电路的设计是相当重
adapted
noiseand
switching power 要的。本设计采用了源极耦合逻辑预分频
consumption,
alsofor
highfrequencyoperation.The电路,可以很大程度减小开关噪声,提高
Circuit
iSbasedonTSMC0.25um1P5M 工作频率。
CMOS isableto
process.It operate 文章第二节主要介绍电路设计,第
under1.8V for
supplyproperly 三节给出了仿真结果和一些讨论,在最后
portableequipment. 一节中给出了简单的总结。
I.简介 II.电路设计
数模混合信号处理CMOS集成电路越 SCL逻辑门通过驱动电流来实现一
来越普遍和重要,这个趋势主要是高速、 定的逻辑功能,电流镜提供恒定的电流源。
高分辨率、低功耗和低压模拟电路与复杂 SCL门采用差分对来驱动电流,每~个差
的高速数字电路制作在同一衬底上。典型 分对都做一次比较,如果输入是“1”驱动
的应用包括过采样sigma-delta模数电流到一路,反之驱动电流到另一路。SCL
(A/D)和数模(D/A)转换器、锁相环(PLL)缓冲器是最简单的门,我们通过分析缓冲
电路和时钟数据恢复(CDR)电路等。 器来分析SCL电路中设计的一些折中。SCL
Sigma—delta模数转换电路主要包缓冲器电路如图1所示,差分对输入定义
含一个连续时间或者离散时间模拟调制
为vi。(t)=Vi。+(t)一Vi。(t)。通过晶体管
器,后面接一个工作在高过采样率时钟频
率下的数字滤波器;数字处理单元通常采 Ql的电流
用传统的静态clIns逻辑.从而产牛大量
文档评论(0)