计数与锁存模块的安装与调试.pptVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
任务二 任务框图 任务实施 计数与锁存模块的安装与调试 情境任务目录 一、计数模块 CC4518是双二–十进制同步加法计数器。由两个二–十进制计数器构成。其功能表见表1。CC4518内部的计数单元都是T触发器,有两个时钟输入端CP(CLK)和(EN)。如果要用时钟的上升沿触发,则信号由CP端输入,并使端为高电平,如果用时钟的下降沿触发,则信号由端输入,并使CP端保持为低电平,MR为清零端,高电平有效,其引脚图如图1所示。 1.器件 表1 图1 计数模块使用给定的CC4518芯片构成,EN端作为时钟输入端以便级联使用,CLK作为计数控制端,MR接清零信号,即实现十进制计数。其最高位输出Q3直接连接次级EN,即可实现级联,每个CC4518包含两个计数器,因此至少需要3片CC4518才能完成100k计数。 2.电路 二、锁存模块 SN74LS175是带清除端的四D型触发器,其内部共有四个边沿D触发器。计数脉冲Clock时钟为上升沿有效,公共清零端Clear低电平有效。SN74LS175的功能表见表2,其引脚图如图2所示。 1.器件 表2 图2 锁存模块使用给定的SN74LS175芯片构成,由于测量精度为10Hz~100kHz,因此至少需要显示4个数据。每个锁存器存储4位BCD二进制码,D0~D3接计数器的数据输出,CLK接锁存控制信号,MR接高电平禁止清零,输出接LED显示,如图3所示。 2.电路 * * * *

文档评论(0)

118books + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档